|
东 北 大 学 继 续 教 育 学 院
% C* S5 z1 R% H- a- ?4 Q 计算机数字逻辑基础X 试 卷(作业考核 线上2) A 卷(共5 页)5 j: Y& M u+ ]" R
总分 题号 一 二 三 四 五 六 七 八 九 十! z1 p$ N' y9 o: M9 t
得分 & r) W6 \: m- n, J' E4 @5 m7 p7 P
一、更多资料下载:谋学网(www.mouxue.com)。在备选资料中选出一个正确资料。(40分)
2 E, O7 V9 z' I9 t0 E- ^01. A+BC=( )。
6 F5 V, r9 j5 `+ n" aA. A+B B. A+C C.(A+B)(A+C) D. B+C& v b# o! Z2 ^
02. 二进制数11001转换成十进制数应为( )。
. t* {$ c2 }) q; {. t% C6 }A.18 B.25 C.32 D.45( b, _$ u) w: F$ U$ o& {2 ~
03. 图1所示电路,输出F为( )。
1 ~3 b7 P/ D- X: N+ HA、AB B、A+B C、A⊙B D、A÷B
* Z% c. Z# t9 G# L+ { ?% S n2 t 4 G0 Y' R. g" q' O
04. 图2所示电路,输出F为( )。
) ?7 i( [: U, z/ p6 n5 gA、A⊙B B、AB C、A+B D、A÷B
3 N. P# F5 `4 R1 ?* N( G05. 图3电路为NMOS( )。4 Z8 S! k3 P: k
A、与非门 B、异或门 C、与或非门 D、或非门1 I' v, g6 T$ u% c# q4 E1 e
06. 石英晶体多谐振荡器的突出优点是( )。9 X+ f( H( N2 ?5 x! [4 z4 ~
A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭 j$ h @) C* Y2 g4 J
07.以下电路中常用于总线应用的有( )。
/ D) i: e K4 I3 x/ @$ gA.三态门 B.OC门 C. 漏极开路门 D.CMOS与非门
2 N$ j3 _) E! a6 g2 u+ U E08.若在编码器中有50个编码对象,则要求输出二进制代码位数至少应为( )位。! n" Q& E8 G* D% j
A.5 B.6 C.10 D.50
" l8 k' Z# j/ O& U9 p+ j09. 一个16选一的数据选择器,其数据输入端有( )个。 ' J- p# [' r' m# `( c
A.1 B.2 C.4 D.16" R+ p& A/ N) q! N/ a
10.用四选一数据选择器实现函数 ,应使( )。
0 b2 {, C& ]$ z) K' ?1 vA.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0
2 P/ F5 \+ y5 D8 u0 rC.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=0
* `9 o$ T6 x8 i% s2 h- r2 J/ _. d 3 v0 v' Y" `8 C8 I1 S3 |
11. 电路如图4所示,当X2X1X0=011时,F2F1F0=( )。! h) d5 \1 c) e* Y% e, j
A、110 B、101 C、100 D、011 + o' z0 a4 f$ R- E2 v3 u7 {
12. 电路如图4所示,当X2X1X0=111时,F2F1F0=( )。
1 E- O2 p h& b8 n) AA、000 B、011 C、101 D、010 }9 W {: _+ d0 H; ` e( T' o
13. 图5所示电路,当EN=1时,( )。
/ q5 I3 q6 _- ]' i! ]0 ~* kA、 M为输入,N为输出 B、 N为输入,M为输出3 W6 t+ P/ R, c! i" o) Q
C、 N为输入,EN为输出 D、 M为输入,EN为输出5 b9 O9 ]+ y7 K4 H
14.欲使D触发器按Qn+1= n工作,应使输入D=( )。
+ g( k3 J7 w7 C! e1 i% B GA.0 B.1 C.Q D.
- b) P; I. c$ X/ ^ j* |9 A 8 d1 f7 X$ H% b) _
15.图6所示电路,D3D2D1D0=0000,B加高电平,C与A相连所构成的加法计数器是( )。
2 C% J- z, a) sA、10进制 B、5进制 C、11进制 D、6进制
, t$ G( s. |1 y1 d' C* A3 f16. 图6所示电路,D3D2D1D0=0010,B加高电平,C与A相连所构成的加法计数器是( )。 `3 m8 l- e5 M- a
A、10进制 B、9进制 C、6进制 D、8进制
, Z/ v/ O' y& N17. 图6所示电路,D3D2D1D0=0110, B加高电平,C与A相连所构成的加法计数器是( )。( y1 |: @2 ^* W, o- J! x
A、12进制 B、5进制 C、6进制 D、13进制
, |4 h$ h" k+ i8 h5 s6 w5 K18. 图7所示电路为( )。
$ r9 ]: ~7 H2 O2 QA、异步时序电路 B、同步时序电路
7 b! R2 s. q# bC、同步组合电路 D、异步组合电路 * A# v+ j: a% }8 N( k" k
19. 256×4的RAM构成容量为4K×8的RAM,需要的片数为( )。4 |+ X' H; ^( C. Y# {; P* T
A.2 B.4 C.8 D.32, O0 I4 g7 {$ q) J6 K
20. 一个RAM芯片有10条地址线,8条输出线,该芯片能存储二进制数码的个数为( )。
4 i6 B }' S. }0 {. _A、1024×8个 B、102 个 C、210×8个 D、210 个
5 U9 _+ L1 o2 |) w9 {2 W! n2 C" J' `. J
二、资料来源:谋学网(www.mouxue.com)(30分)
, s- l' _: K. T1. RAM中的信息,当电源断掉后又接通,则原存的信息不会改变。( )
- K+ E4 s2 K2 O0 @A错误 B正确
+ `5 U# {+ \1 m0 _2. 施密特触发器有两个稳态。( )5 ^0 v( h9 y% e! F
A错误 B正确
- A% }) t7 k; B# K7 J) `# `6 j, d( Y3. 十进制数97转换成二进制数为1100001。( ) 3 X3 a2 a+ W+ h+ l# d, Q
A错误 B正确7 F A& B! q4 [0 R
4. 八进制数(16)8比十进制数(16)10小。( ) # }4 y9 _# ^; ~' x8 w
A错误 B正确
/ t( e& Y: I" ]5 N5. 将模拟量转换为数字量的过程称为模/数转换。( )
; Y# G/ I- h. s% Q6 d2 YA错误 B正确
; M$ J% X7 M5 U9 k( j6. 同步时序电路具有统一的时钟CP控制。( )
& N+ s* L* |2 H4 g$ YA错误 B正确- B% b" Q2 E$ g* R
7. 组合电路不含有记忆功能的器件。( )3 M6 [6 l R8 S) ^7 L
A错误 B正确; y; Z% E' h) Q% G$ {* ?
8. D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。( )
p5 v e. ~5 {. O9 JA错误 B正确- D% k1 Y" ~4 r+ ~7 Q( m" G
9. RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。( )% E# ^0 J" _ s: o! m
A错误 B正确
5 @$ d) A& {, w) n. B0 P5 N: c `10. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( )
9 f0 }& f) I* W: m9 u, a6 `A错误 B正确* g5 k. Y- ]; _4 |. {+ V: L9 p
11. 编码与译码是互逆的过程。( )
$ B) z: d3 a9 S5 yA错误 B正确
2 k) ?/ g% m9 z- B1 v12. 构成时序电路必须有计数器。( )1 S! b& x( `* g$ L
A错误 B正确% [! u5 }" l: {
13. 同步时序电路由组合电路和存储器两部分组成。( )9 O6 [* ^; P$ z7 H0 [
A错误 B正确5 X" Q1 t3 R( W" h. q
14. 时序电路不含有记忆功能的器件。( )
w2 O( |3 B& GA错误 B正确0 h/ a% ?1 b/ K: z
15. 多谐振荡器因为经过多次谐振才产生矩形波,所以称它为多谐振荡器。( )
) Q8 B# o1 w# GA错误 B正确! ~9 C' C# @. ~4 r- C
& h9 v5 R& \5 h( U! s" c7 u \三、(10分)试用卡诺图化简下列逻辑函数。& Y8 N# N3 H* k& Y; Q/ h
1. F(A,B,C,D)=∑m(0,1,2,3,6,8)+∑d(10,11,12,13,14,15)
; @' }) L: `% D/ a2. F=∑m(1,3,5,9)+∑d(7,11,13
9 U, w ]+ K+ C. Y, z) w. u" O
* `7 ^0 X4 [2 S4 i( u
; f8 {6 B$ n. p7 \% }; n, ]8 M' C+ \3 F( }, g$ V; F$ T
( i' p$ p! m& Y$ |; c/ \
/ V/ B% L0 ` C" l7 P/ U2 j
| k- b' u7 v: t8 l; w! p [6 H
& x6 |% ? m6 V& k( R' @' M5 a& ^% [* c- Y( P
5 k4 r0 [( I9 I, O# p7 ^! b2 z# d( U
- w# O9 l' M$ C5 z3 W! O
! C. d5 V, n, B; S* ^& y% n; p! D: t$ |4 k% ]2 c* _) j( {
, r, b* Y$ R/ N" m1 _0 L4 U6 ]2 v
& z, j* a! r8 y! l+ K1 R! D
, l6 V8 N! L; Y* ~& N2 Z
. g6 a8 G$ z! t/ x" |
5 T& e) |/ {0 H5 |: x
* f4 }: J: p5 R" B# R
# h* s! U- N- R四、(10分)试用图8所示输出低电平有效的3线-8线译码器和逻辑门设计一组合电路。该电路输入X,输出F均为三位二进制数。二者之间关系如下:
" c6 a. Y8 h8 b4 ]# r7 J M% p2≤X≤5时 F=X+2! Q+ B4 }3 R$ n' o# q* q6 i# }
X<2时 F=1
+ p9 t5 D& Q8 C K Y' n X>5时 F=07 X5 x$ @% E4 g( h/ E$ [9 N
* i' V9 d W/ d. i7 S# f+ E, C) b( g5 y- v
% h4 z! [/ ~! S' Q
: e/ R+ b* u2 I& [& O4 D) g" L% Z Z
- O- p3 `/ I8 x; ~
五、(10分)试用图9所示74161采用预置端送0法构成十二进制计数器。
}/ E, O; c" l* T! T! L8 o' ^) b' O9 n. u3 v G1 P% M1 M B
$ m& r" @" ~) r% V7 J' _
$ I# P5 q. Q1 S' r, l2 u- h: \; Q : e, f' f% N, @5 |
图9
' r1 ?/ b- u" [6 S ^, V( f: p0 P. l2 U8 [: A+ f' e0 ?( B
: Q$ J( g \7 R. V% W" o. h2 C; l
7 x) U4 Q* N0 O+ h5 ]2 d! d2 V" Z$ S. T& ]
4 Q6 n( r# W4 h3 ]. w( a% B+ \
0 ?: K0 ?9 ^. G; N
" }3 J, \7 p% B Y2 T4 o- h* m" v k& A+ n
|
|