|
资料来源:谋学网(www.mouxue.com)EDA技术-[福建师范大学]福师《EDA技术》在线作业二
K! E7 E( k$ m1 _试卷总分:100 得分:100
; H. X. Q# ~7 F8 p第1题,EDA技术发展阶段描述正确的是
9 Z% x5 G, w; a! p0 C( ^A、CAD阶段) x3 ~0 M, q0 i1 Q k+ \! Q
B、CAE阶段
: A6 a$ L* M1 C3 w" n& a2 lC、EDA阶段7 S; k1 p, Y6 V1 G" J3 X6 p
D、以上都不对3 n. q* P& D$ G" f
正确资料:6 N6 A4 d4 V, H$ b# N) | H4 x
( ^# x5 L! ?, S
" ?. t# Y' {! Y5 G# ]第2题,TOPdown设计一般分为哪几个层次. s, N6 a# X1 |1 u
A、系统级6 r' h# [* U" ^5 R) G$ X9 V
B、功能级+ O& a/ @2 a( B0 K7 t
C、门级9 I/ \4 v% I$ h, U$ L% y
D、开关级
* i e `& G2 _4 w正确资料:0 k# ]* C& k& [. t9 Z$ z) I
+ x' M3 |) h4 j& x$ k$ l$ E% \
% M9 w9 A7 ?( ?0 ?; q9 C第3题,ASIC电路特点描述正确的是
7 t. t+ Y# h: K2 o! Q jA、周期长
( `5 O& R5 B- i# o5 L1 ^3 m& wB、投入高3 G* \; x. c2 E% \7 n, j
C、功耗低
! ~* }6 V9 j1 u S$ u- \) Y1 ID、省面积$ [" {/ D7 R q
正确资料:8 b3 X" U/ P) ?% n1 h6 ]7 l8 C
6 I: l' Q# p+ f
0 _/ B$ g- j7 P/ s# c: c& n第4题,基于FPGA/CPLD器件的数字系统设计流程包括哪些阶段
3 g& i# W, Z3 N7 H0 m( `A、设计输入( J" \ r0 y3 s( p b5 W7 v
B、综合# m7 }7 [9 r$ w) ?( l& j i" C3 @& f
C、布局布线
/ o2 r9 |% H" \/ } b# T- qD、仿真和编程8 g; A' W1 G3 p$ ?9 M
正确资料:; I) Y% {& e% a0 |% p
/ i# q6 g8 X' D! Y0 p8 S
: e7 d/ b* u3 B
资料来源:谋学网(www.mouxue.com),下面哪些是专业提供PLD器件厂商- ]7 P! ^, a0 g' S
A、Xilinx$ ~; H8 B4 w1 K0 N0 ^8 `# z0 n* d
B、Altera
) J, o; R6 E$ v5 K" HC、Lattice9 B" s# V# G. g9 r2 S$ T
D、Micsoftware0 d% {0 f# t/ s. K
正确资料:& z9 t S; Y! y$ o( A4 {2 b& B$ }
W2 [6 o* M+ b4 H
/ z* T! a' ^: \( f第6题,常用的集成FPGA/CPLD开发工具有哪些
( `. ~! H7 w) P# P$ [) jA、MAX+plus II
+ x8 n" v6 ~8 @: W B0 a% }B、Quartus II
! M) W& V: N8 {; {C、ISE* q- Z3 u2 o. Y& n# w6 f9 V' r: N
D、ispLEVER5 G. G: u4 k. m& K
正确资料:
2 ]3 y3 s' C* j( {& [
" F: D P; _ U# L+ m. u, d% T/ N: U, F
第7题,综合有哪几种形式- n5 u4 z3 n$ D
A、RTL
( h- ^7 n- h: i7 }B、逻辑综合
4 |3 P( q; c( _9 a+ x2 jC、将逻辑门表示转换到版图表示2 H1 M* h; t5 |
正确资料:" a9 L$ i( m; C
5 Q4 V7 H. A ~5 i
v- \& [0 u' g& K第8题,布局布线完成后会产生哪些文件1 M1 v* B6 u8 ^: p$ s8 t& G
A、芯片资源耗用的报告: b3 }; l% i4 B& j* X: Q( c! e! a s
B、EDIF
( o2 _) ?+ F: t8 {C、延时网表
6 A8 t1 `! ?0 F: }5 u6 F8 KD、器件编程文件: w0 m5 s6 j9 r5 f6 R9 z
正确资料:. b- F' l0 X0 F) | v
8 X. e0 b: g- V* I' }7 H
( z! u ?; Y* L1 m8 F t& i5 p
第9题,基于EDA技术的设计中通常有两种设计思路9 c/ `/ t- t4 u3 n- H
A、自顶向下* g* N( |8 E* H o
B、自底向上# @' n8 F7 C. R% T4 y
C、自前向后1 i4 _0 _2 i% U+ O( h* P
D、自后向前, X/ E: F; S: F5 _* \' k: j* C
正确资料:
2 g3 n& I* _" y3 G) O3 ^4 I; G! {
6 Y' n! M/ x& q, J1 J2 ~ i% X( }1 O/ N, W
资料来源:谋学网(www.mouxue.com),状态机常用的编码方式有
; R9 z) O7 Z& k9 CA、顺序编码
8 U' T4 P$ b! @8 X6 ^B、格雷编码3 g6 s+ B" o* l) g. U! h
C、约翰逊编码
9 O5 [2 `7 d) j. H8 q0 n j4 ~- @D、一位热码
1 K3 m( d1 b. }$ w0 D- T5 f正确资料:0 s. [9 M, G( _
/ {$ A; G4 y4 \. M, `2 R& R3 o
: g' }0 I$ |$ T5 j
第11题,布局布线为将综合生成的电路逻辑网表映射到具体的目标器件中实现并产生最终的可下载文件的过程. z7 v0 j' G2 H+ N
A、错误
6 }; L9 n5 G6 r1 T" q$ SB、正确" B; Q! f N3 d0 f. O5 c- V5 `
正确资料:
' Q/ ?4 r/ p0 q4 Y5 {/ f; _) F" H5 y2 O) [. L2 F/ l: ? e6 Y8 I
. }4 X3 ~# ~4 M# z7 n ^% o! b
资料来源:谋学网(www.mouxue.com),SOC是SystemOnChip芯片系统的缩写# f# n8 W1 \; }3 O' _
A、错误
$ J# H5 P. @; L3 a! q: aB、正确
& U3 M8 w% |; X0 i a正确资料:
8 L! ?; |6 J* T# x! W8 O/ s$ ]2 `7 S3 J
1 V0 a8 E% y% V2 f: N
第13题,HDL是一种用文本形式来描述和设计电路的语言
) X0 ^8 W. s, C( E6 g: c5 r) j$ HA、错误
6 F/ I6 |# i7 }5 K# ~6 P$ oB、正确& L$ n5 S4 B, {- X6 g$ f
正确资料:0 M6 Z2 x& w+ ]' _, [& U0 G
5 Q# R. D7 P% L6 @% f* I
1 [9 A; m& f7 J5 g' A4 u* u' b第14题,在EDA设计中一般采用硬件描述语言HDL进行电路与系统的描述. z( D/ _1 H E7 Y D0 y
A、错误
* F. M) t) K- x, h) |( j, H2 O+ jB、正确
# f. s: }5 M2 N/ G0 U正确资料:' u" k n. } c4 X* ?$ Q# k1 R$ @
/ {$ @/ i3 n( j) [2 Y8 t
/ [8 X& F8 h; P+ m资料来源:谋学网(www.mouxue.com),有限状态机的复位分为两种同步复位和异步复位
9 P$ w. l( F: |- `7 o- v- `% oA、错误% f# A, K" f& U4 ~% `* a
B、正确6 a1 c0 p1 X+ F+ k( A3 X5 W
正确资料:
0 j0 f6 v- c6 L$ M' s
* A+ p' l' e" \, k9 X+ r3 D2 h; e# B0 H. _3 v: c0 V+ U+ L: o4 V1 i2 z
第16题,PROMProgrammableRead-OnlyMemory可编程只读存储器的缩写
# {9 j) `2 L# kA、错误* c! S. G2 Y/ j; Z, b$ f) {
B、正确) @5 k1 B2 X: t- q S7 o
正确资料:; {9 V, S& N; c1 {4 a2 T# s
& X- k# K) E, a$ d; n( b: g
' D% V* {. E, J" s0 U) \( E
第17题,状态机可以分为米里型和摩尔型两类
1 w8 h3 B5 B* x5 RA、错误
5 [: B! Y$ F8 ?B、正确 b- p' F% c- i; c" y5 M: ~$ m
正确资料:5 c+ T6 j8 n5 w1 y- p
5 d: r8 f) o! ^1 k3 t7 u H
1 }3 H; f1 [! \! k# R- g/ C& N第18题,VerilogHDL数据类型是用来表示数字电路中的物理连线、数据存储和传输单元等物理量的- ]- g Q6 o' k* @! y
A、错误
& W% u" C6 B$ i+ {B、正确* q. M' \; Q1 I- ^2 H2 K8 N
正确资料:5 R9 a3 ?1 n3 ]- J. c1 z0 F
- T# r; C. }0 z2 u9 u
" z- Q/ y' s9 Y E2 u; [; g第19题,PLA是ProgrammableLogicArray可编程逻辑阵列的缩写6 l5 u2 E6 s( {
A、错误, M1 [4 q* _1 }+ `
B、正确" N( H7 ^! C( z
正确资料:
8 T7 A2 ~; h( g; X& E
' R( b0 @$ E* S9 u- ?# b
& e0 A. t9 N2 q资料来源:谋学网(www.mouxue.com),数字设计流程中采用原理图方式适合描述电路的连接关系核接口关系
0 |% K6 h, b! H. a) eA、错误
; N$ H: G7 {2 n* yB、正确
$ d) r. s3 T5 Y' Q正确资料:
) @3 f: q4 [( [3 g& x) u- ~! I+ a: e _9 ]
8 w) H( P+ H# V) b" j第21题,采用原理图方式的数字设计的可重用性、可移植要差一些
6 N% J- m5 P8 k+ D- t, oA、错误& k$ {2 n0 m; N7 ^5 N- p) H
B、正确
6 ?! x' Q8 M# M$ c5 w正确资料:, w/ A$ [6 [- a8 K5 z
7 B0 F" M* U4 O) N
% P E1 n/ ^, }4 G
第22题,VerilogHDL语法要素与软件编程语言如C语言是完全相同的, M* Y5 {* Z& `( w3 B
A、错误/ ~7 j: K0 f L6 u5 V0 n
B、正确, \' ~& _& X. V" E+ L3 O
正确资料:+ q$ K. z# y2 m+ b- l
3 o% ]+ ?- X( i3 a5 p2 j
7 U8 K! q- w+ H" O) M; Q第23题,混合仿真器就是能同时支持Verilog和VHDL的仿真器
5 R5 L `0 j0 f8 ?A、错误; ?. a: F& {" \" x
B、正确
0 b6 w! q( m+ @/ _5 g0 }. @; N正确资料:
1 {+ C5 ]$ o- G9 t9 ~- S, v1 t. r6 [& r1 M) V' e
0 `# U$ u N( b* z1 i第24题,用状态机进行设计具有速度快、结构简单、可靠性高等优点
7 j' \# ?0 d) O" o) j4 x# Z* eA、错误
! w4 n" w1 V* a6 I7 \; I8 JB、正确! X1 C; h2 S' z- L7 N: t
正确资料:# o M$ l2 p3 x- ?- K! y
6 ?/ S# x7 G& m7 G( d
6 C: v5 X8 S2 ]& l( S0 X9 l5 M4 a资料来源:谋学网(www.mouxue.com),数字设计流程中的设计输入的表达方式一般有原理图方式和HDL文本方式两种* ~4 T) v% q @# u6 q. G) A# l
A、错误
~- h0 i. M# T' [' JB、正确9 b v) \# I G* T
正确资料:
/ y* u: m8 ]) |1 @, a4 a4 I0 f G7 G! V2 x0 u
- W; x! W! i6 v' x/ T
第26题,把适配后生成的编程文件装入到PLD器件中的过程称为下载; Z3 w5 x' r! S) v! n; e+ t
A、错误
h- E0 Q7 p$ c' J( e6 XB、正确
. v( p8 c( R5 D正确资料:
3 R& m$ A5 H& A9 N3 {& o
3 T {, W, ?5 _: S2 p' z! I0 @$ j. g
第27题,行为描述就是对设计实体的数学模型的描述其抽象程度远高于结构描述
" ]' B1 B, i9 M$ lA、错误; E- Y# Z c& L. L3 i. E$ e; J
B、正确
" ? h+ P* n' M% R: x4 ~! r正确资料:
) F2 }& }5 B) N
; y& h0 A6 t4 l- G& P: x f% f) Y' u4 Z! Y" w& F: ^; ? z
第28题,PLD按照可编程的次数分为两类一次性编程器件和可多次编程器件 k- p7 }" {- ?, f3 D& p9 J
A、错误2 R. F5 M$ P. i3 s& u
B、正确6 d2 D- x: `/ L; l/ C- B
正确资料:5 Q8 L1 Y; I- S1 z4 L( r
" X( d# w0 g1 \9 L5 s5 V& w; R
# L$ W/ D. B9 \3 u4 Q第29题,仿真也称模拟是对所设计电路的功能的验证. R; ?, B( E k3 z) H0 @6 r
A、错误
6 a/ y) X; Z/ w6 S' k n# `; n! JB、正确
1 t/ s6 M+ I! s7 j+ |# ~5 p" @* R正确资料:9 g2 l& R/ F+ ?$ y8 E; j
; P& e' S" z& k5 |' ~( U4 a
+ E. A; Y0 Q! J! `7 ~! U资料来源:谋学网(www.mouxue.com),VerilogHDL中整数型常量是不可以综合的1 }5 ]6 K; ]* x
A、错误
' ]/ Q( Q8 y0 F- q+ qB、正确
/ X$ T9 o+ s% T正确资料:, t( G; @. r( J1 [
1 k! L$ E9 J6 k/ t }: S ^$ ?
& u' ~2 Y& C8 O第31题,VerilogHDL不支持逻辑运算符: C; d, K# L) Z* [
A、错误
' t3 @. G3 B# C+ J4 x$ PB、正确
& F9 ~5 j+ ]5 ]7 A# ?正确资料:
; a$ K/ U5 b9 B/ P- m: n F) D* `8 N$ A3 e
# Q- W+ Z4 e' _/ E! `4 H第32题,在IC设计领域中IP核一般完成某种功能的设计模块
. x5 G _9 C9 ~9 w) u9 tA、错误
1 o: k9 O3 o& s7 p$ b" M. s! lB、正确
. M( ~6 t* c5 K3 D1 |5 r正确资料:
% I( w2 X# a1 X! n6 G
+ g! p( k# T/ R! A! T" ?2 d
, q/ l! S g( Y$ J7 J# s" P7 n$ b第33题,有限状态机非常适合于数字系统的控制模块3 w n, ]- C2 c. c/ {# x
A、错误0 \; |2 E N+ ?4 G
B、正确
2 X; O3 c; g* k" v8 V2 c6 _正确资料:6 Z7 v. |9 m4 F0 d
- K- b I$ {2 X6 D
5 Z7 X4 j1 W5 G! m m7 B3 w: B第34题,CPLD是ComplexProgrammableLogicDevice复杂可编程逻辑器件的缩写
; U- z6 a1 R' zA、错误3 N Q0 [$ J- ^
B、正确
4 `9 L& O P5 B0 m/ ^3 X9 s9 _正确资料:. d. U" ~2 L5 u
9 q# j9 V+ ]( }2 T C2 O" n
4 A3 ?6 j; | v第35题,硬件综合器和软件程序编译器没有本质区别
2 E1 B& l( F6 b$ |" kA、错误
0 u7 T5 E- `/ OB、正确
# `/ s g# ]: E7 N7 w正确资料:
) ^1 c7 z" x c) h/ k; T, j p! i
# k2 r/ l& n- f7 g8 i S l, F. c+ R5 [3 ]! W) Q
第36题,VerilogHDL中的常量主要有整数实数和字符串' I4 X5 }, ]% `$ I! ?$ u" v
A、错误* S3 D4 U7 v2 _8 R) K, `: L
B、正确- q- |9 k7 ~. g5 I* |3 O
正确资料:* Z: ^9 r) ^5 {' h/ L, G
+ _4 H$ z4 A1 i3 O( [! b6 o) d
X9 d9 C2 q6 a) r% N0 X* s" L1 v第37题,仿真是EDA的精髓所在
7 V# w U8 p+ I/ U; R+ ~A、错误
4 `9 r$ b# B$ t' t3 S, mB、正确5 ]/ p' y) q% f: Y
正确资料:* x) W( m* E: ]9 t3 h x
% M( @$ z, o1 G* @; k; q x2 D" b M' R4 L
第38题,JTAG边界扫描测试技术提供了一种合理而有效的方法用以对高密度、引脚密集的器件和系统进行测试2 R/ \/ a7 Y5 G8 y
A、错误% Q3 h( J" h& H! g2 ]8 N
B、正确
* F0 X9 }* a3 R+ Y0 ~1 V/ x7 h正确资料:
6 ]5 E6 O% r6 ?, ~2 g: ^4 R+ R7 Q8 ~3 U5 X3 K4 a6 L8 |$ P' X
- K$ k5 U0 a: C9 D5 T
第39题,FPGA是FieldProgrammableGateArray现场可编程门阵列的缩写# ]) |- i; C: S3 W
A、错误1 P1 F1 g# A& b5 g: q8 y% p
B、正确
f; S. o* Y0 y- i5 K$ u正确资料:
j) g( ` F% o" i; b4 R
0 W N) w2 i& U. ^! W% L T0 C! s" l, j- l! U
第40题,ASIC一般采用全定制方法来实现设计
5 C* k1 O1 c3 ?% P, ^! fA、错误% T$ u2 y) X' v) k& n
B、正确: f, W3 Q6 t: Q3 \
正确资料:1 }2 b* `0 e- M3 O
2 P4 _4 M! b) j) ?( S
" y2 {) M8 E* j6 a/ w- P
第41题,数据流描述方式多用于组合逻辑电路5 z6 A0 x* v" H5 k0 O
A、错误. R& H3 z3 d* J' L
B、正确1 t. `7 D2 g0 h# [+ Q& L( O
正确资料:
5 ?# p7 ]" l) h; `' q; S* {: v
7 s0 M1 n9 s5 }; A7 i; J
! b( `5 ^" S4 c) K# k& }4 a第42题,Alter的FPGA器件主要由两类配置方式主动配置方式和被动配置方式) Q" x5 ]8 w8 g5 U$ c: K
A、错误
) z& ~9 \1 [! G1 `3 eB、正确
' M$ h/ q+ s, I5 e9 L7 |正确资料:0 T) g8 u. l, q2 E' m; q s
+ _5 B7 ]( d: t7 K6 |
8 Q- }& j) @( _, D- h3 {第43题,HDL是HardwareDescriptionLanguage硬件描述语言的缩写) D6 w8 W4 }9 O
A、错误
% D- ~5 i" ^7 j. O f$ c( E, wB、正确
# x; G# C# r; z# T* v& z% |8 w" M( k* ^正确资料:. C1 ^! _& r/ a7 x5 @. U
' K9 {& s# U. Y e+ P9 Y/ Q0 c, t$ M" p
第44题,Synplify是一种FPGA/CPLD的逻辑综合工具: ^& a7 Z% J/ ?* b
A、错误
; x1 }" o& R" R- K/ k w2 |B、正确
( K+ {3 |* ~" L# x" H" T* `正确资料:% F/ B# k0 G H$ K% b9 V4 D( {
6 R d2 d- I3 e/ V6 D- ?) S
- _2 Q5 V' W5 S, e: l第45题,对设计而言采用的描述级别越高设计越容易. [; E: p& ~' d4 K
A、错误( t2 G- y% f3 [4 S" s! n
B、正确
- B" c s* }9 G2 M( G7 j正确资料:/ A* K. R# k$ ?- ^* d/ v2 P
3 B! G; Q, N* k" e+ L) A) r! n. o- I, @) s D
第46题,Verilog语言的行为描述语句如条件语句、赋值语句和循环语句类似于软件高级语言便于学习和使用
# W% k& z5 E# T- F! XA、错误! O, I# |2 |2 n0 }# u. D+ M& `
B、正确; ^/ q1 z z3 Y9 }& e
正确资料:
. Z7 ^* C' D5 M; i4 u$ `* U) s9 C$ c Y& R# c
* B0 b; Q% G Y4 |* G' z
第47题,VerilogHDL支持循环语句
0 Y/ X9 K/ {$ T* a* e1 @+ iA、错误
, [' y/ V. {; T- K. v- EB、正确7 c- D/ L4 d( }& b% w
正确资料:. z2 T& p& j2 g( Y7 l
, ?( x- _: _. |' \
$ I( c0 |4 O# a ]
第48题,不考虑信号时延等因素的仿真称为功能仿真4 Z" {6 `) S: H* D
A、错误" J* }- K Z! H5 I( x
B、正确0 c+ P4 ?4 c2 C' e! B
正确资料:: F* q4 q8 G! _4 O8 M; Z2 |+ V
4 E1 G/ B( O" A7 A9 M. d
' U/ {# p _8 y/ u第49题,VerilogHDL不支持条件语句
2 l& M1 W) O0 n$ L R7 ?5 \A、错误
+ c$ c& o$ r* a( KB、正确
# P- U5 {4 W/ \3 k7 P正确资料:. o- E) d m% z/ `( y' K' z
e% K5 [; f( E* k
* J! E$ t: v7 x4 ^! T I. F [
资料来源:谋学网(www.mouxue.com),编译型仿真器的仿真速度快但需要预处理不能即时修改7 P8 D$ i; i0 |* Z* z8 g9 i' P
A、错误3 R' N& x1 k# L ^3 {) j2 `
B、正确
@" r% u2 {! Q, l正确资料:$ s/ b# Z8 i7 q( H" ?# n
2 a1 x/ \5 x8 o3 B7 \
) a# @8 P7 ^1 k2 F. t6 G% J; u" j; t0 `8 j9 I6 r
5 @. T4 X$ F4 m2 Z
' O' s9 Q' W# ?7 u: W2 Y3 ?" f. j5 ]% T7 j
$ H+ n4 c/ _/ X
5 W$ U p" ?* T2 Z7 u
& w. s, U- D* |2 P( l
4 R! E; v& l, ]2 x3 _/ k7 [. q5 Z! u. N' y1 |
. D0 ]2 q7 Z" {# n
; h/ h7 j+ q( C& \
4 A# L2 t: a" {. E. p% J' F" v |
|