一、单选题(共 20 道试题,共 100 分。)V 1. 库的好处在于()。
A. 使设计者可以共享已经编译过的设计结果
B. 模块设计
C. Top-Down设计
D. 功能设计
满分:5 分
2. 布尔网络是()。
A. 逻辑表达式
B. 可以构造多种功能
C. 一个结构和行为的混合表示,按层次来构造
D. 一种数据模型
满分:5 分
3. 嵌入式IP核指可编程IP模块,主要是()。
A. CPU与DSP
B. 存储器与控制器
C. 通用接口电路
D. 通用功能模块
满分:5 分
4. 一个完整的VHDL语言程序通常包含有()。
A. 实体和结构体
B. 配置
C. 库和程序包
D. 以上都是
满分:5 分
14. 关于ASIC设计,下面选项不属于其三要素的是()。
A. 设计者必须掌握一种硬件描述语言,来表达设计目的和设计要求
B. 设计者必须掌握一种高级程序设计语言,来加深对软硬件设计的理解
C. ASIC设计实现在实验室中进行时,设计者必须掌握FPGA器件结构;ASIC设计在集成电路制造工厂中实现时,设计者必须掌握代工厂的制造工艺,遵循其设计规则
D. 设计者必须掌握集成电路逻辑设计综合工具、波形仿真工具和集成电路版图设计工具
满分:5 分
15. Mentor 公司拥有业界领先的()设计和验**技术。
A. SOC
B. ASIC
C. IC
D. SOC/ASIC/IC
满分:5 分
16. Spartan系列是专门为取代掩模门阵列的低价位的()。
A. CPLD
B. PLD
C. VLSI
D. FPGA
满分:5 分
17. 系统级综合最后产生送到逻辑综合和寄存器转移级综合的设计,最后的设计常用()来产生。
A. 行为级或数据模型
B. 寄存器转移级(RTL)语言
C. 结构化的描述
D. 仿真
满分:5 分
18. 可编程ASIC的基本资源是()。
A. 可编程功能单元
B. 可编程I/O
C. 可编程布线资源和片内RAM
D. 以上都是
满分:5 分
19. 仿真的关键是()。
A. 仿真器
B. 电路结构
C. 模型
D. 延迟
满分:5 分
20. ()就是将RTL级的描述转换成门级网表的过程。
A. 逻辑综合
B. 仿真
C. 连接
D. 编译
满分:5 分
5. SpartanII系列结构与Virtex系列()。
A. 有差异
B. 相同
C. 配置不同
D. 速度不同
满分:5 分
6. 从概念上,CPLD是由()组成,具有很长的固定于芯片上的布线资源,通过位于中心的互联矩阵互联起来。
A. 单个PAL的功能块
B. 单个PAL
C. 多个类似PAL的布线资源
D. 多个类似PAL的功能块
满分:5 分
7. 常见的查错、验**的方法有()。
A. 函数
B. 仿真、规则检查、形式验**
C. DRC及其设计验**
D. EMC验**
满分:5 分
8. 为了描述行为可利用电路级的转移函数和()及逻辑级的布尔表达式和状态图。
A. 模块单元
B. 时序图
C. 芯片
D. 版图
满分:5 分
9. 下面的语言不属于硬件描述语言的是()。
A. VHDL与Verilog HDL
B. C#与JAVA
C. Superlog与C Level
D. ABEL HDL与System C
满分:5 分
10. Synopsys最著名的是ASIC()。
A. 逻辑综合器
B. Xilinx ISE
C. Verilog HDL
D. Altera
满分:5 分
11. VHDL中的数据类型包括()。
A. 整数类型、实数类型、布尔类型、复合类型、枚举类型、记录类型、时间类型、位类型
B. 文件类型、复合类型、数组类型、纯量类型、枚举类型、存取类型
C. 整数类型、实数类型、布尔类型、数组类型、枚举类型、记录类型、复合类型
D. 纯量类型、复合类型、存取类型和文件类型
满分:5 分
12. VHDL的基础建立在三个相互独立的模型上,分别是()。
A. 行为模型
B. 时间模型
C. 结构模型
D. 以上都是
满分:5 分
13. 在用VHDL进行硬件电路描述时,若按语句执行顺序对其进行分类,可以分为()。
A. 并发描述语句和顺序描述语句
B. 顺序和串行描述语句
C. 顺序描述语句和并行描述语句
D. 并发和并行描述语句
满分:5 分