|
一、多选题(共 10 道试题,共 40 分。)V 1. TTL逻辑电路包括()。
A. 非门
B. 与非门
C. 或非门
D. 与或非门
满分:4 分
2. 分析同步时序逻辑电路的一般步骤是( )。
A. 列出逻辑方程组
B. 列出状体表、画状态图或时序图
C. 确定电路逻辑功能
D. 列出时序逻辑电路功能
满分:4 分
3. 与十进制相比二进制的优点是( )。
A. 数字装置简单可靠、所有元件少
B. 运算规则简单、运算操作方便
C. 运算速度快
D. 数值表达清晰、便于观察
满分:4 分
4. 计数器按触发器动作分类,可分为()。
A. 加计数器
B. 减计数器
C. 同步计数器
D. 异步计数器
满分:4 分
5. 逻辑代数的基本规则是()。
A. 代入规则
B. 反演规则
C. 对偶规则
D. 延展规则
满分:4 分
6. 下列哪一个是按照电路结构对触发器进行分类的( )。
A. 基本RS触发器
B. T触发器
C. 同步触发器
D. 主从触发器
满分:4 分
7. 设计同步时序逻辑电路的一般步骤( )和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。。
A. 建立原始状态图和原始状态表
B. 状态化简
C. 状态分配
D. 选择出发器类型
满分:4 分
8. 数字集成电路按结构的不同形式,分为()。
A. NOMS
B. PMOS
C. CMOS
D. NPMOS
满分:4 分
9. ( )构成各种时序电路的存储单元电路。
A. 寄存器
B. 锁存器
C. 触发器
D. 定时器
满分:4 分
10. TTL电路在正逻辑系统中,以下各种输入中( )相当于输入逻辑“1”。
A. 悬空
B. 通过电阻2.7kΩ接电源
C. 通过电阻2.7kΩ接地
D. 通过电阻510Ω接地
满分:4 分
二、单选题(共 10 道试题,共 30 分。)V 1. 完成1位二进制数相加的一种组合逻辑电路( )。
A. 半加器
B. 全加器
C. 1位加法器
D. 多为加法器
满分:3 分
2. Verilog语言大概提供了约( )个运算符。
A. 20
B. 30
C. 40
D. 50
满分:3 分
3. 设周期性数字波形的高电平持续6ms,低电平持续10ms,占空比为( )。
A. 60%
B. 47.5%
C. 37.5%
D. 30%
满分:3 分
4. 下列逻辑电路中为时序逻辑电路的是()。
A. 变量译码器
B. 加法器
C. 数码寄存器
D. 数据选择器
满分:3 分
5. 对于TTL与非门闲置输入端的处理,不可以( )。
A. 接电源
B. 通过电阻33kΩ接电源
C. 接地
D. 与有用输入端并联
满分:3 分
6. 为实现将JK触发器转换为D触发器,应使( )。
A. J=D,K=/D
B. K=D,J=/D
C. J=K=D
D. J=K=/D
满分:3 分
7. 典型的集成PLA(82S100)有( )输入变量。
A. 8
B. 16
C. 24
D. 48
满分:3 分
8. 数字系统中用来存储二进制数据的逻辑部件是()。
A. 寄存器
B. 计数器
C. 触发器
D. 定时器
满分:3 分
9. 计算两个二进制数1010和0101,积为( )。
A. 111010
B. 101001
C. 100110
D. 110010
满分:3 分
10. 数字信号只有两个取值,故称为( )。
A. 二值信号
B. 高低信号
C. 0、1信号
D. 有无信号
满分:3 分
三、判断题(共 10 道试题,共 30 分。)V 1. ASM图中有状态框、判断框、输出框三种符号。
A. 错误
B. 正确
满分:3 分
2. 竞争现象肯定会产生干扰脉冲。
A. 错误
B. 正确
满分:3 分
3. 电路的噪声容限越大,抗干扰能力愈强。
A. 错误
B. 正确
满分:3 分
4. 数字系统设计分为自下而上和自上而下的设计方法。
A. 错误
B. 正确
满分:3 分
5. 异或函数和同或函数在逻辑上互为反函数。
A. 错误
B. 正确
满分:3 分
6. 异或函数与同或函数在逻辑上互为反函数。
A. 错误
B. 正确
满分:3 分
7. 计数器在数字电路中只能用于对脉冲进行计数。
A. 错误
B. 正确
满分:3 分
8. 十进制就是以阿拉伯数字为基数的计数体制。
A. 错误
B. 正确
满分:3 分
9. D码是用字母B、C、D、表示的代码。
A. 错误
B. 正确
满分:3 分
10. 7的8421BCD码是0101。
A. 错误
B. 正确
满分:3 分
|
|