|
北交《数字电子技术(含实验)》在线作业二
一、多选题(共 10 道试题,共 40 分。)
1. 分析同步时序逻辑电路的一般步骤是( )。
. 列出逻辑方程组
. 列出状体表、画状态图或时序图
. 确定电路逻辑功能
. 列出时序逻辑电路功能
正确资料:
2. MOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
. 微功耗
. 高速度
. 高抗干扰能力
. 电源范围宽
正确资料:
3. 卡诺图化简画包围圈时应遵循的原则是( )。
. 包围圈内的方格数必定是2n个,n等于0、1、2、3、...
. 相邻方格包括上下相邻、左右相邻和四角相邻
. 同一个方格可以被不同的包围圈重复包围,但新增包围圈中一定要有新的方格,否则该包围圈为多余
. 包围圈内的方格数要尽可能多,包围圈的数目尽可能少
正确资料:
4. 卡诺图化简的步骤是( )。
. 将逻辑函数写成最小项表达式
. 按最小项表达式填写卡诺图
. 合并最小项
. 将包围圈对于的乘积项相加
正确资料:
5. 构成移位寄存器可以采用的触发器为( )。
. R-S型
. J-K型
. 主从型
. 同步型
正确资料:
6. 与十进制相比二进制的优点是( )。
. 数字装置简单可靠、所有元件少
. 运算规则简单、运算操作方便
. 运算速度快
. 数值表达清晰、便于观察
正确资料:
7. 目前使用的两种双极型数字集成电路是()。
. TTL
. PL
. OMS
. L
正确资料:
8. 时序逻辑电路可分为()时序电路。
. 触发
. 定时
. 异步
. 同步
正确资料:
9. 设计同步时序逻辑电路的一般步骤( )和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。。
. 建立原始状态图和原始状态表
. 状态化简
. 状态分配
. 选择出发器类型
正确资料:
10. TTL逻辑电路包括()。
. 非门
. 与非门
. 或非门
. 与或非门
正确资料:
北交《数字电子技术(含实验)》在线作业二
二、单选题(共 10 道试题,共 30 分。)
1. 下列触发器中,没有约束条件的是( )。
. 基本RS触发器
. 主从RS触发器
. 同步RS触发器
. 边沿触发器
正确资料:
2. 二、十进制码就是用( )位二进制数来表示( )位十进制数中的0~9这十个数码,简称码。
. 4、2
. 4、1
. 2、1
. 2、2
正确资料:
3. 某通信系统每秒传输1544000位数据,传送每位数据的时间为( )。
. 324ns
. 628ns
. 1256ns
. 2312ns
正确资料:
4. 利用逻辑代数的基本公式,可以把任一个逻辑函数化成若干个最小项之和的形式称为()。
. 最小项表达式
. 综合表达式
. 通用表达式
. 逻辑表达式
正确资料:
5. 典型的集成PL(82S100)有( )输入变量。
. 8
. 16
. 24
. 48
正确资料:
6. 某通信系统每秒传输1544000位数据,每位数据的时间( )。
. 324ns
. 628ns
. 1256ns
. 2312ns
正确资料:
7. 用555定时器组成施密特触发器,当输入控制端O外接10V电压时,回差电压为( )。
. 3.33V
. 5V
. 6.66V
. 10V
正确资料:
8. 在何种输入情况下,“与非”运算结果是逻辑0( )。
. 全部输入是0
. 任一输入是0
. 仅一输入是0
. 全部输入是1
正确资料:
9. 边沿式触发器是一种( )稳态电路。
. 无
. 单
. 双
. 多
正确资料:
10. 要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。
. >RON
. <ROFF
. ROFF<RI<RON
. >ROFF
正确资料:
北交《数字电子技术(含实验)》在线作业二
三、判断题(共 10 道试题,共 30 分。)
1. 模拟信号在时间上的连续变化的,幅值上也是连续取值的。
. 错误
. 正确
正确资料:
2. 门电路组成的多谐振荡器振荡周期与时间常数R无关。
. 错误
. 正确
正确资料:
3. 码就是用字母、、、表示的代码。
. 错误
. 正确
正确资料:
4. 4008为四位二进制超前进位全加器。
. 错误
. 正确
正确资料:
5. 555定时器的仅用于信号的产生和变化。
. 错误
. 正确
正确资料:
6. 十进制是以阿拉伯数字为基数的计数体制。
. 错误
. 正确
正确资料:
7. 竞争现象肯定会产生干扰脉冲。
. 错误
. 正确
正确资料:
8. 用一个二进制代码表示特定含义的信息称为编码。
. 错误
. 正确
正确资料:
9. 8421码1001比0001大。
. 错误
. 正确
正确资料:
10. 若两个函数具有不同的逻辑函数式,则两个逻辑函数必不相等。
. 错误
. 正确
正确资料:
北交《数字电子技术(含实验)》在线作业二
一、多选题(共 10 道试题,共 40 分。)
1. TTL逻辑电路包括()。
. 非门
. 与非门
. 或非门
. 与或非门
正确资料:
2. 分析同步时序逻辑电路的一般步骤是( )。
. 列出逻辑方程组
. 列出状体表、画状态图或时序图
. 确定电路逻辑功能
. 列出时序逻辑电路功能
正确资料:
3. 与十进制相比二进制的优点是( )。
. 数字装置简单可靠、所有元件少
. 运算规则简单、运算操作方便
. 运算速度快
. 数值表达清晰、便于观察
正确资料:
4. 计数器按触发器动作分类,可分为()。
. 加计数器
. 减计数器
. 同步计数器
. 异步计数器
正确资料:
5. 逻辑代数的基本规则是()。
. 代入规则
. 反演规则
. 对偶规则
. 延展规则
正确资料:
6. 下列哪一个是按照电路结构对触发器进行分类的( )。
. 基本RS触发器
. T触发器
. 同步触发器
. 主从触发器
正确资料:
7. 设计同步时序逻辑电路的一般步骤( )和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。。
. 建立原始状态图和原始状态表
. 状态化简
. 状态分配
. 选择出发器类型
正确资料:
8. 数字集成电路按结构的不同形式,分为()。
. NOMS
. PMOS
. MOS
. NPMOS
正确资料:
9. ( )构成各种时序电路的存储单元电路。
. 寄存器
. 锁存器
. 触发器
. 定时器
正确资料:
10. TTL电路在正逻辑系统中,以下各种输入中( )相当于输入逻辑“1”。
. 悬空
. 通过电阻2.7kΩ接电源
. 通过电阻2.7kΩ接地
. 通过电阻510Ω接地
正确资料:
北交《数字电子技术(含实验)》在线作业二
二、单选题(共 10 道试题,共 30 分。)
1. 完成1位二进制数相加的一种组合逻辑电路( )。
. 半加器
. 全加器
. 1位加法器
. 多为加法器
正确资料:
2. Vrilog语言大概提供了约( )个运算符。
. 20
. 30
. 40
. 50
正确资料:
3. 设周期性数字波形的高电平持续6ms,低电平持续10ms,占空比为( )。
. 60%
. 47.5%
. 37.5%
. 30%
正确资料:
4. 下列逻辑电路中为时序逻辑电路的是()。
. 变量译码器
. 加法器
. 数码寄存器
. 数据选择器
正确资料:
5. 对于TTL与非门闲置输入端的处理,不可以( )。
. 接电源
. 通过电阻33kΩ接电源
. 接地
. 与有用输入端并联
正确资料:
6. 为实现将JK触发器转换为触发器,应使( )。
. J=,K=/
. K=,J=/
. J=K=
. J=K=/
正确资料:
7. 典型的集成PL(82S100)有( )输入变量。
. 8
. 16
. 24
. 48
正确资料:
8. 数字系统中用来存储二进制数据的逻辑部件是()。
. 寄存器
. 计数器
. 触发器
. 定时器
正确资料:
9. 计算两个二进制数1010和0101,积为( )。
. 111010
. 101001
. 100110
. 110010
正确资料:
10. 数字信号只有两个取值,故称为( )。
. 二值信号
. 高低信号
. 0、1信号
. 有无信号
正确资料:
北交《数字电子技术(含实验)》在线作业二
三、判断题(共 10 道试题,共 30 分。)
1. SM图中有状态框、判断框、输出框三种符号。
. 错误
. 正确
正确资料:
2. 竞争现象肯定会产生干扰脉冲。
. 错误
. 正确
正确资料:
3. 电路的噪声容限越大,抗干扰能力愈强。
. 错误
. 正确
正确资料:
4. 数字系统设计分为自下而上和自上而下的设计方法。
. 错误
. 正确
正确资料:
5. 异或函数和同或函数在逻辑上互为反函数。
. 错误
. 正确
正确资料:
6. 异或函数与同或函数在逻辑上互为反函数。
. 错误
. 正确
正确资料:
7. 计数器在数字电路中只能用于对脉冲进行计数。
. 错误
. 正确
正确资料:
8. 十进制就是以阿拉伯数字为基数的计数体制。
. 错误
. 正确
正确资料:
9. 码是用字母、、、表示的代码。
. 错误
. 正确
正确资料:
10. 7的8421码是0101。
. 错误
. 正确
正确资料:
北交《数字电子技术(含实验)》在线作业二
一、多选题(共 10 道试题,共 40 分。)
1. 在下列逻辑电路中,属于组合逻辑电路的有()。
. 译码器
. 编码器
. 全加器
. 寄存器
正确资料:
2. TTL电路在正逻辑系统中,以下各种输入中( )相当于输入逻辑“1”。
. 悬空
. 通过电阻2.7kΩ接电源
. 通过电阻2.7kΩ接地
. 通过电阻510Ω接地
正确资料:
3. 时序逻辑电路可分为()时序电路。
. 触发
. 定时
. 异步
. 同步
正确资料:
4. 逻辑函数的表示方法中具有唯一性的是( )。
. 真值表
. 表达式
. 逻辑图
. 卡诺图
正确资料:
5. 卡诺图化简画包围圈时应遵循的原则是( )。
. 包围圈内的方格数必定是2n个,n等于0、1、2、3、...
. 相邻方格包括上下相邻、左右相邻和四角相邻
. 同一个方格可以被不同的包围圈重复包围,但新增包围圈中一定要有新的方格,否则该包围圈为多余
. 包围圈内的方格数要尽可能多,包围圈的数目尽可能少
正确资料:
6. MOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
. 微功耗
. 高速度
. 高抗干扰能力
. 电源范围宽
正确资料:
7. 构成移位寄存器可以采用的触发器为( )。
. R-S型
. J-K型
. 主从型
. 同步型
正确资料:
8. 消除冒险竞争的方法()。
. 发现并消去互补相乘项
. 增加乘积项避免互相项相加
. 输出端并联电容器
. 输入端并联电容器
正确资料:
9. 卡诺图化简的步骤是( )。
. 将逻辑函数写成最小项表达式
. 按最小项表达式填写卡诺图
. 合并最小项
. 将包围圈对于的乘积项相加
正确资料:
10. 有()时序逻辑电路就被唯一地确定。
. 输出方程组
. 激励方程组
. 状态方程组
. 锁存方程组
正确资料:
北交《数字电子技术(含实验)》在线作业二
二、单选题(共 10 道试题,共 30 分。)
1. 常用码有( )。
. 奇偶校验码
. 格雷码
. 8421码
. 汉明码
正确资料:
2. 组合逻辑电路消除竞争冒险的方法有()。
. 修改逻辑设计
. 在输出端接入缓冲电路
. 后级加缓冲电路
. 屏蔽输入信号的尖峰干扰
正确资料:
3. 当和都是1位数时,它们只能取( )和( )两种值。
. 0、0
. 0、1
. 1、1
. 1、2
正确资料:
4. ( )是一种对脉冲电平敏感的存储单元电路。
. 寄存器
. 锁存器
. 触发器
. 定时器
正确资料:
5. 利用逻辑代数的基本公式,可把任一个逻辑函数化成若干个最小项之和的形式称为()。
. 最小项表达式
. 综合表达式
. 通用表达式
. 逻辑表达式
正确资料:
6. 8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。
. 1
. 2
. 4
. 8
正确资料:
7. 完成1位二进制数相加的一种组合逻辑电路( )。
. 半加器
. 全加器
. 1位加法器
. 多为加法器
正确资料:
8. 要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。
. >RON
. <ROFF
. ROFF<RI<RON
. >ROFF
正确资料:
9. 数字信号只有两个取值,故称为( )。
. 二值信号
. 高低信号
. 0、1信号
. 有无信号
正确资料:
10. +=()。
. +
. +
. (+)(+)
. +
正确资料:
北交《数字电子技术(含实验)》在线作业二
三、判断题(共 10 道试题,共 30 分。)
1. 数字系统设计分为自下而上和自上而下的设计方法。
. 错误
. 正确
正确资料:
2. 八进制数(18)8比十进制(18)10小。
. 错误
. 正确
正确资料:
3. 十进制是以阿拉伯数字为基数的计数体制。
. 错误
. 正确
正确资料:
4. 竞争现象肯定会产生干扰脉冲。
. 错误
. 正确
正确资料:
5. 若两个函数具有不同的逻辑函数式,则两个逻辑函数必不相等。
. 错误
. 正确
正确资料:
6. 码是用字母、、、表示的代码。
. 错误
. 正确
正确资料:
7. 电路的噪声容限越大,抗干扰能力愈强。
. 错误
. 正确
正确资料:
8. 555定时器的仅用于信号的产生和变化。
. 错误
. 正确
正确资料:
9. 异或函数与同或函数在逻辑上互为反函数。
. 错误
. 正确
正确资料:
10. 门电路组成的多谐振荡器振荡周期与时间常数R无关。
. 错误
. 正确
正确资料:
北交《数字电子技术(含实验)》在线作业二
一、多选题(共 10 道试题,共 40 分。)
1. MOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
. 微功耗
. 高速度
. 高抗干扰能力
. 电源范围宽
正确资料:
2. 构成移位寄存器可以采用的触发器为( )。
. R-S型
. J-K型
. 主从型
. 同步型
正确资料:
3. 下列那种是描述时序电路逻辑功能的方法()。
. 逻辑方程组
. 状态图
. 电路图
. 时序图
正确资料:
4. TTL逻辑电路包括()。
. 非门
. 与非门
. 或非门
. 与或非门
正确资料:
5. 分析组合逻辑电路的步骤()。
. 根据逻辑电路,从输入到输出写出各级逻辑表达式,直到写出最后输出端与输入信号的逻辑函数表达式
. 将各逻辑函数表达式化简和变换,以得到最简单的表达式
. 根据化简后逻辑表达式列出真值表
. 根据真值表和化简后的逻辑表达式对逻辑电路进行分析,最后确定其功能
正确资料:
6. 卡诺图化简步骤是( )。
. 将逻辑函数写成最小项表达式
. 按最小项表达式填写卡诺图
. 合并最小项
. 将包围圈对于的乘积项相加
正确资料:
7. 在下列逻辑电路中,属于组合逻辑电路的有()。
. 译码器
. 编码器
. 全加器
. 寄存器
正确资料:
8. 卡诺图化简的步骤是( )。
. 将逻辑函数写成最小项表达式
. 按最小项表达式填写卡诺图
. 合并最小项
. 将包围圈对于的乘积项相加
正确资料:
9. 目前使用的两种双极型数字集成电路是()。
. TTL
. PL
. OMS
. L
正确资料:
10. 逻辑函数的表示方法中具有唯一性的是( )。
. 真值表
. 表达式
. 逻辑图
. 卡诺图
正确资料:
北交《数字电子技术(含实验)》在线作业二
二、单选题(共 10 道试题,共 30 分。)
1. 要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。
. >RON
. <ROFF
. ROFF<RI<RON
. >ROFF
正确资料:
2. 将(133)转换为二进制数为( )。
. (10000101)
. (10100101)
. (11000101)
. (10010101)
正确资料:
3. 对于TTL与非门闲置输入端的处理,不可( )。
. 接电源
. 通过电阻33kΩ接电源
. 接地
. 与有用输入端并联
正确资料:
4. 利用逻辑代数的基本公式,可把任一个逻辑函数化成若干个最小项之和的形式称为()。
. 最小项表达式
. 综合表达式
. 通用表达式
. 逻辑表达式
正确资料:
5. 某通信系统每秒传输1544000位数据,传送每位数据的时间为( )。
. 324ns
. 628ns
. 1256ns
. 2312ns
正确资料:
6. 具有译码功能的电路称为()。
. 译码器
. 编码器
. 混编器
. 显示器
正确资料:
7. 二、十进制码就是用( )位二进制数来表示( )位十进制数中的0~9这十个数码,简称码。
. 4、2
. 4、1
. 2、1
. 2、2
正确资料:
8. 当和都是1位数时,它们只能取( )和( )两种值。
. 0、0
. 0、1
. 1、1
. 1、2
正确资料:
9. 常用的码有( )。
. 奇偶校验码
. 格雷码
. 8421码
. 汉明码
正确资料:
10. 为实现将JK触发器转换为触发器,应使( )。
. J=,K=/
. K=,J=/
. J=K=
. J=K=/
正确资料:
北交《数字电子技术(含实验)》在线作业二
三、判断题(共 10 道试题,共 30 分。)
1. 十进制就是以阿拉伯数字为基数的计数体制。
. 错误
. 正确
正确资料:
2. 555定时器的仅用于信号的产生和变化。
. 错误
. 正确
正确资料:
3. 0FH是我们数制中的十六进制。
. 错误
. 正确
正确资料:
4. 0FH是数制中的十六进制。
. 错误
. 正确
正确资料:
5. 码就是用字母、、、表示的代码。
. 错误
. 正确
正确资料:
6. 任意一个逻辑函数经过变化,都能表示成唯一的最小项表达式。
. 错误
. 正确
正确资料:
7. SM图中有状态框、判断框、输出框三种符号。
. 错误
. 正确
正确资料:
8. 8421码1001比0001大。
. 错误
. 正确
正确资料:
9. 用一个二进制代码表示特定含义的信息称为编码。
. 错误
. 正确
正确资料:
10. 计数器在数字电路中只能用于对脉冲进行计数。
. 错误
. 正确
正确资料:
北交《数字电子技术(含实验)》在线作业二
一、多选题(共 10 道试题,共 40 分。)
1. 逻辑代数的基本规则是( )。
. 代入规则
. 反演规则
. 对偶规则
. 延展规则
正确资料:
2. 逻辑函数的表示方法中具有唯一性的是( )。
. 真值表
. 表达式
. 逻辑图
. 卡诺图
正确资料:
3. 构成移位寄存器可以采用的触发器为( )。
. R-S型
. J-K型
. 主从型
. 同步型
正确资料:
4. ( )构成各种时序电路的存储单元电路。
. 寄存器
. 锁存器
. 触发器
. 定时器
正确资料:
5. 分析组合逻辑电路的步骤()。
. 根据逻辑电路,从输入到输出写出各级逻辑表达式,直到写出最后输出端与输入信号的逻辑函数表达式
. 将各逻辑函数表达式化简和变换,以得到最简单的表达式
. 根据化简后逻辑表达式列出真值表
. 根据真值表和化简后的逻辑表达式对逻辑电路进行分析,最后确定其功能
正确资料:
6. 卡诺图化简步骤是( )。
. 将逻辑函数写成最小项表达式
. 按最小项表达式填写卡诺图
. 合并最小项
. 将包围圈对于的乘积项相加
正确资料:
7. 下列触发器中,克服了空翻现象的有( )。
. 边沿触发器
. 主从RS触发器
. 同步RS触发器
. 主从JK触发器
正确资料:
8. 设计同步时序逻辑电路的一般步骤( )和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。。
. 建立原始状态图和原始状态表
. 状态化简
. 状态分配
. 选择出发器类型
正确资料:
9. 数字集成电路按结构的不同形式,分为( )。
. NOMS
. PMOS
. MOS
. NPMOS
正确资料:
10. 与十进制相比二进制的优点是( )。
. 数字装置简单可靠、所有元件少
. 运算规则简单、运算操作方便
. 运算速度快
. 数值表达清晰、便于观察
正确资料:
北交《数字电子技术(含实验)》在线作业二
二、单选题(共 10 道试题,共 30 分。)
1. 某通信系统每秒传输1544000位数据,每位数据的时间( )。
. 324ns
. 628ns
. 1256ns
. 2312ns
正确资料:
2. 对于TTL与非门闲置输入端的处理,不可( )。
. 接电源
. 通过电阻33kΩ接电源
. 接地
. 与有用输入端并联
正确资料:
3. 8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。
. 1
. 2
. 4
. 8
正确资料:
4. 数字系统中用来存储二进制数据的逻辑部件是()。
. 寄存器
. 计数器
. 触发器
. 定时器
正确资料:
5. 某通信系统每秒传输1544000位数据,传送每位数据的时间为( )。
. 324ns
. 628ns
. 1256ns
. 2312ns
正确资料:
6. 计算两个二进制数1010和0101,积为( )。
. 111010
. 101001
. 100110
. 110010
正确资料:
7. 计算两个二进制数1010和0101,和为( )。
. 1111
. 1101
. 1011
. 1110
正确资料:
8. 常用码有( )。
. 奇偶校验码
. 格雷码
. 8421码
. 汉明码
正确资料:
9. 边沿式触发器是一种( )稳态电路。
. 无
. 单
. 双
. 多
正确资料:
10. 要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。
. >RON
. <ROFF
. ROFF<RI<RON
. >ROFF
正确资料:
北交《数字电子技术(含实验)》在线作业二
三、判断题(共 10 道试题,共 30 分。)
1. 数字信号是一系列时间离散、数值也离散的信号。
. 错误
. 正确
正确资料:
2. 电路的噪声容限越大,抗干扰能力愈强。
. 错误
. 正确
正确资料:
3. 竞争现象肯定会产生干扰脉冲。
. 错误
. 正确
正确资料:
4. SM图中有状态框、判断框、输出框三种符号。
. 错误
. 正确
正确资料:
5. 十进制是以阿拉伯数字为基数的计数体制。
. 错误
. 正确
正确资料:
6. 一个双稳态触发器可以保存1位二值信息。
. 错误
. 正确
正确资料:
7. 计数器在数字电路中只能用于对脉冲进行计数。
. 错误
. 正确
正确资料:
8. 码是用字母、、、表示的代码。
. 错误
. 正确
正确资料:
9. 7的8421码是0101。
. 错误
. 正确
正确资料:
10. 模拟信号在时间上的连续变化的,幅值上也是连续取值的。
. 错误
. 正确
正确资料:
|
|