|
【奥鹏】[西安交通大学]西交《计算机组成原理》在线作业
试卷总分:100 得分:100
第1题,在CPU的寄存器中,______对用户是完全透明的。
A、程序计数器;
B、指令寄存器;
C、状态寄存器;
D、通用寄存器。
第2题,寄存器间接寻址方式中,操作数在( )中。、
A、通用寄存器
B、堆栈
C、主存单元
D、存储器
第3题,CPU响应中断的时间是____。
A、一条指令执行结束
B、外设提出中断
C、取指周期结束
D、外设工作完成后
第4题,系统总线中地址线的功能是( )。
A、用于选择主存单元地址
B、用于选择进行信息传输的设备
C、用于选择外存地址
D、用于指定主存和I/O设备接口电路的地址
第5题,下列叙述中______是错误的。
A、采用微程序控制器的处理器称为微处理器;
B、在微指令编码中,编码效率最低的是直接编码方式;
C、在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短;
D、CMAR是控制器中存储地址寄存器。
第6题,存放欲执行指令的寄存器是____。
A、MAR
B、PC
C、MDR
D、IR
第7题,一个16K×32位的存储器,其地址线和数据线的总和是( )。
A、48
B、46
C、36
D、40
第8题,在微型机系统中,外围设备通过____与主板的系统总线相连接。
A、适配器
B、设备控制器
C、计数器
D、寄存器
第9题,设寄存器内容为10000000,若它等于-128,则为____。
A、原码
B、补码
C、反码
D、移码
第10题,在小数定点机中,下述说法正确的是( )。
A、只有补码能表示-1
B、只有原码不能表示-1
C、三种机器数均不能表示-1
D、以上都不对
第11题,I/O采用统一编址时,进行输入输出操作的指令是( )。、
A、控制指令
B、访存指令
C、输入输出指令
D、伪指令
第12题,计算机系统中的存储系统是指____。
A、RAM存储器
B、ROM存储器
C、主存
D、主存和辅存
第13题,CPU响应中断的时间是( )。
A、一条指令执行结束
B、外设提出中断
C、取指周期结束
D、外设工作完成后
第14题,所谓三总线结构的计算机是指____。
A、地址线、数据线和控制线三组传输线
B、I/O总线、主存总线和DMA总线三组传输线
C、I/O总线、主存总线和系统总线三组传输线
D、地址线、主存总线和系统总线三组传输线
第15题,寄存器间接寻址方式中,操作数在( )中。、
A、通用寄存器
B、堆栈
C、主存单元
D、存储器
第16题,常用的虚拟存储器寻址系统由______两级存储器组成。
A、主存-辅存;
B、Cache-主存;
C、Cache-辅存;
D、主存-硬盘。
第17题,浮点数的表示范围和精度取决于______ 。
A、阶码的位数和尾数的机器数形式;
B、阶码的机器数形式和尾数的位数;
C、阶码的位数和尾数的位数;
D、阶码的机器数形式和尾数的机器数形式。
第18题,计算机中表示地址时,采用______ 。
A、原码;
B、补码;
C、反码;
D、无符号数。
第19题,下列描述中____是正确的。
A、控制器能理解、解释并执行所有的指令及存储结果;
B、一台计算机包括输入、输出、控制、存储及算逻运算五个单元;
C、所有的数据运算都在CPU的控制器中完成;
D、以上资料都正确。
第20题,DMA接口______。
A、可以用于主存与主存之间的数据交换;
B、内有中断机制;
C、内有中断机制,可以处理异常情况;
D、内无中断机制。
第21题,存放欲执行指令的寄存器是( )。
A、MAR
B、PC
C、MDR
D、IR
第22题,下列语句中是____正确的。
A、1KB=1024?1024B
B、1KB=1024MB
C、1MB=1024?1024B
D、1MB=1024B
第23题,一个512KB的存储器,其地址线和数据线的总和是( )。 、
A、17
B、19
C、27
D、37
第24题,以下叙述( )是错误的。
A、一个更高级的中断请求一定可以中断另一个中断处理程序的执行;
B、DMA和CPU必须分时使用总线;
C、DMA的数据传送不需CPU控制;
D、DMA中有中断机制。
第25题,中断向量可提供____。
A、被选中设备的地址;
B、传送数据的起始地址;
C、中断服务程序入口地址;
D、主程序的断点地址。
第26题,程序员编程所用的地址叫做____。
A、逻辑地址
B、物理地址
C、真实地址
D、伪地址
第27题,通常一地址格式的算术运算指令,另一个操作数隐含在( )中。、
A、累加器
B、通用寄存器
C、操作数寄存器
D、堆栈
第28题,以下叙述中错误的是______。
A、指令周期的第一个操作是取指令;
B、为了进行取指令操作,控制器需要得到相应的指令;
C、取指令操作是控制器自动进行的;
D、指令第一字节含操作码。
第29题,为了便于实现多级中断,保存现场信息最有效的方式是采用( )。
A、通用寄存器
B、堆栈
C、存储器
D、外存
第30题,计算机中有关ALU的描述,____是正确的。
A、只做算术运算,不做逻辑运算
B、只做加法
C、能存放运算结果
D、以上资料都不对
第31题,在磁盘和磁带两种磁表面存储器中,存取时间与存储单元的物理位置有关,按存储方式分,( )。、
A、二者都是串行存取;
B、磁盘是部分串行存取,磁带是串行存取;
C、磁带是部分串行存取,磁盘是串行存取;
D、二者都是并行存取。
第32题,DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作______。
A、停止CPU访问主存;
B、周期挪用;
C、DMA与CPU交替访问;
D、DMA。
第33题,设寄存器内容为10000000,若它等于-128,则为____。
A、原码
B、补码
C、反码
D、移码
第34题,在运算器中不包含______。
A、状态寄存器;
B、数据总线;
C、ALU;
D、地址寄存器。
第35题,所谓三总线结构的计算机是指( )。
A、地址线、数据线和控制线三组传输线
B、I/O总线、主存总线和DMA总线三组传输线
C、I/O总线、主存总线和系统总线三组传输线
D、地址线、主存总线和系统总线三组传输线
第36题,一位十进制数用ASCII码表示需二进制码的位数以 下错误的是
A、7
B、6
C、5
D、8
,C,D
第37题,操作控制器的功能是根据和_ _____,产生各种操作控制信号
A、指令操作码
B、指令
C、时序信号
D、操作编译码
,B,C
第38题,下列叙述中______是不正确的。
A、控制器产生的所有控制信号称为微指令;
B、微程序控制器比硬连线控制器更加灵活;
C、微处理器的程序称为微程序;
D、指令就是微指令。
,C,D
第39题,在组合逻辑控制器中,微操作控制信号由
____决定
A、指令操作码
B、时序
C、状态条件
D、地址
,B,C
第40题,若采用硬件向量法形成中断服务程序的入口地址,则CPU在中断周期需完成______。
A、保护程序断点
B、硬件关中断
C、向量地址送至 PC
D、PC+1
,B,C
第41题,定点原码加减交替法是指在运算过程中加Y和减Y交替进行。( )、
A、错误
B、正确
第42题,2.计算机总线用于传输控制信息、数据信息和地址信息的设施。( )
A、错误
B、正确
第43题,5. SRAM每个单元的规模大于DRAM的规模。( )
A、错误
B、正确
第44题,计算机系统中的所有与存储器和I/O设备有关的控制信号、时序信号,以及来自存储器和I/O设备的响应信号都由控制总线来提供信息传送通路。( )
A、错误
B、正确
第45题,现代计算机采用3层次的存储系统。 ( )、
A、错误
B、正确
第46题,浮点数的取值范围取决于阶码的位数,浮点数的精度取决于尾数的位数。( )
A、错误
B、正确
第47题,无论X为整数还是小数,X的移码总是存在。( )、
A、错误
B、正确
第48题,浮点数的取值范围取决于阶码的位数,浮点数的精度取决于尾数的位数。( )
A、错误
B、正确
第49题,为了减少寻道的次数,硬盘存储器按柱面存放信息。( )、
A、错误
B、正确
第50题,在计算机系统中只有CPU能成为主设备,其它设备只能是从设备。( )、
A、错误
B、正确
|
|