|
【石油大学】计算机组成原理-第二阶段在线作业
试卷总分:100 得分:100
第1题,1.(2.5分)计算机系统中的存储器系统是指()
A、RAM存贮器
B、ROM存贮器
C、主存贮器
D、cache、主存贮器和外存贮器
正确资料:
第2题,2.(2.5分)存储单元是指()
A、存放一个二进制信息位的存贮元
B、存放一个机器字的所有存储元集合
C、存放一个字节的所有存贮元集合
D、存放两个字节的所有存贮元集合
正确资料:
第3题,3.(2.5分)相联存储器是按()进行寻址的存贮器。
A、地址方式
B、堆栈方式
C、内容指定方式
D、地址方式与堆栈方式
正确资料:
第4题,4.(2.5分)变址寻址方式中,操作数的有效地址等于()。
A、基值寄存器内容加上形式地址(位移量)
B、堆栈指示器内容加上形式地址(位移量)
C、变址寄存器内容加上形式地址(位移量)
D、程序记数器内容加上形式地址(位移量)
正确资料:
第5题,5.(2.5分)某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为()。
A、64,16
B、16,64
C、64,8
D、16,16 。
正确资料:
第6题,6.(2.5分)交叉存贮器实质上是一种()存贮器,它能()执行()独立的读写操作。
A、模块式,并行,多个
B、模块式串行,多个
C、整体式,并行,一个
D、整体式,串行,多个
正确资料:
第7题,7.(2.5分)用某个寄存器中操作数的寻址方式称为()寻址。
A、直接
B、间接
C、寄存器直接
D、寄存器间接
正确资料:
第8题,8.(2.5分)某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是()。
A、4MB
B、2MB
C、2M
D、1M
正确资料:
第9题,9.(2.5分)主存储器和CPU之间增加cache的目的是()。
A、解决CPU和主存之间的速度匹配问题
B、扩大主存贮器容量
C、扩大CPU中通用寄存器的数量
D、既扩大主存贮器容量,又扩大CPU中通用寄存器的数量
正确资料:
第10题,10.(2.5分)单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用()。
A、堆栈寻址方式
B、立即寻址方式
C、隐含寻址方式
D、间接寻址方式
正确资料:
第11题,11.(2.5分)某计算机字长16位,它的存储容量是64KB,若按字编址,那么它的寻址范围是()
A、64K
B、32K
C、64KB
D、32 KB
正确资料:
第12题,12.(2.5分)双端口存储器在()情况下会发生读/写冲突。
A、左端口与右端口的地址码不同
B、左端口与右端口的地址码相同
C、左端口与右端口的数据码不同
D、左端口与右端口的数据码相同
正确资料:
第13题,13.(2.5分)寄存器间接寻址方式中,操作数处在()。
A、通用寄存器
B、主存单元
C、程序计数器
D、堆栈
正确资料:
第14题,14.(2.5分)微程序控制器中,机器指令与微指令的关系是()。
A、每一条机器指令由一条微指令来执行
B、每一条机器指令由一段微指令编写的微程序来解释执行
C、每一条机器指令组成的程序可由一条微指令来执行
D、一条微指令由若干条机器指令组成
正确资料:
第15题,15.(2.5分)程序控制类指令的功能是()。
A、进行算术运算和逻辑运算
B、进行主存与CPU之间的数据传送
C、进行CPU和I / O设备之间的数据传送
D、改变程序执行顺序
正确资料:
第16题,16.(2.5分)某一RAM芯片,其容量为512×8位,包括电源和接地端,该芯片引出线的最小数目应是()。
A、23
B、25
C、50
D、19
正确资料:
第17题,17.(2.5分)堆栈寻址方式中,设A为通用寄存器,SP为堆栈指示器,MSP为SP指示器的栈顶单元,如果操作的动作是:(SP)-1→SP(A)→MSP,那么出栈的动作应是()。
A、(MSP)→A, (SP) + 1→SP ;
B、(SP) + 1→SP ,(MSP)→A ;
C、(SP) - 1→SP ,(MSP)→A ;
D、(MSP)→A ,(SP) - 1→SP ;
正确资料:
第18题,18.(2.5分)主存储器是计算机系统的记忆设备,它主要用来()。
A、存放数据
B、存放程序
C、存放数据和程序
D、存放微程序
正确资料:
第19题,19.(2.5分)微型计算机系统中,操作系统保存在硬盘上,其主存储器应该采用()。
A、RAM
B、ROM
C、RAM和ROM
D、CCP
正确资料:
第20题,20.(2.5分)指令系统采用不同寻址方式的目的是()。
A、实现存贮程序和程序控制;
B、缩短指令长度,扩大寻址空间,提高编程灵活性;。
C、可直接访问外存;
D、提供扩展操作码的可能并降低指令译码的难度;
正确资料:
第21题,21.(2.5分)某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围是()。
A、4MB
B、2MB
C、2M
D、1M
正确资料:
第22题,22.(2.5分)某SRAM芯片,其容量为512×8位,包括电源端和接地端,该芯片引出线的最小数目应为23.
正确
错误
正确资料:
第23题,23.(2.5分)DRAM、SRAM、闪速存储器、EPROM四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是闪速存储器。
正确
错误
正确资料:
第24题,24.(2.5分)指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现堆栈寻址。
正确
错误
正确资料:
第25题,25.(2.5分)某机字长32位,存储容量64MB,若按字编址,它的寻址范围是8M。
正确
错误
正确资料:
第26题,26.(2.5分)采用虚拟存贮器的主要目的是扩大主存贮器的存贮空间,并能进行自动管理和调度。
正确
错误
正确资料:
第27题,27.(2.5分)算术右移指令执行的操作是符号位不变,并顺次右移1位,最低位移至进位标志位。
正确
错误
正确资料:
第28题,28.(2.5分)微程序控制器中,机器指令与微指令的关系是每一条机器指令由一条微指令来执行。
正确
错误
正确资料:
第29题,29.(2.5分)某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为8,512。
正确
错误
正确资料:
第30题,30.(2.5分)双端口存储器所以能高速进行读/写,是因为采用两套相互独立的读写电路
正确
错误
正确资料:
第31题,31.(2.5分)二地址指令中,操作数的物理位置可安排在两个主存单元
正确
错误
正确资料:
第32题,32.(2.5分)常用的虚拟存贮系统由快存-主存两级存贮器组成,其中辅存是大容量的磁表面存贮器。
正确
错误
正确资料:
第33题,33.(2.5分)单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用堆栈寻址方式
正确
错误
正确资料:
第34题,34.(2.5分)主存贮器和CPU之间增加cache的目的是解决CPU和主存之间的速度匹配问题
正确
错误
正确资料:
第35题,35.(2.5分)用于对某个寄存器中操作数的寻址方式称为寄存器直接寻址
正确
错误
正确资料:
第36题,36.(2.5分)存贮单元是指存放一个二进制信息位的存贮元
正确
错误
正确资料:
第37题,37.(2.5分)相联存贮器是按地址指定方式进行寻址的存贮器。
正确
错误
正确资料:
第38题,38.(2.5分)寄存器间接寻址方式中,操作数处在主存单元
正确
错误
正确资料:
第39题,39.(2.5分)某计算机字长为32位,其存储容量为16M×32位,它的地址线和数据线的总和是56
正确
错误
正确资料:
第40题,40.(2.5分)某机字长32位,存储容量64MB,若按字编址,它的寻址范围是16M。
正确
错误
正确资料:
|
|