|
东 北 大 学 继 续 教 育 学 院! \0 K. x0 x7 m+ o6 g2 x
计算机数字逻辑基础X 试 卷(作业考核 线上2) A 卷(共5 页)' n5 e, j) p6 B4 {- d( M
总分 题号 一 二 三 四 五 六 七 八 九 十
: U; c8 j3 W6 h6 B/ V 得分 ! ^: Y1 E- q0 l [% T9 A
一、更多资料下载:谋学网(www.mouxue.com)。在备选资料中选出一个正确资料。(40分)3 D- @! n" r. F- O$ p+ b5 y
01. A+BC=( )。 J0 J- I1 b/ q8 h# s3 a
A. A+B B. A+C C.(A+B)(A+C) D. B+C J# r* J2 J9 ~4 V
02. 二进制数11001转换成十进制数应为( )。
& ?8 B- S/ X. Q2 r5 D: vA.18 B.25 C.32 D.455 F/ e: m/ S7 Y, W7 t0 U9 h5 D
03. 图1所示电路,输出F为( )。5 g5 h6 ~8 t1 v! Y3 n [
A、AB B、A+B C、A⊙B D、A÷B1 N C, i4 N$ y9 s
5 z' d' M& T3 k; A- C) O04. 图2所示电路,输出F为( )。
5 \( P* D1 B0 e5 B4 EA、A⊙B B、AB C、A+B D、A÷B
/ Z* W* D$ a" U/ s( i05. 图3电路为NMOS( )。
* }6 R0 G' @: u/ H) |A、与非门 B、异或门 C、与或非门 D、或非门
8 ]+ o& j, ?, \06. 石英晶体多谐振荡器的突出优点是( )。: ]) ~5 W- g& N0 Z7 m
A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭7 g8 ~7 R% j3 S. o
07.以下电路中常用于总线应用的有( )。6 W$ C; y6 X7 l o- k8 H% s
A.三态门 B.OC门 C. 漏极开路门 D.CMOS与非门; Y" |- H$ o7 d) @
08.若在编码器中有50个编码对象,则要求输出二进制代码位数至少应为( )位。
# a# ?# k R4 _! R5 } A.5 B.6 C.10 D.50
/ E: T. R: R: E3 f7 `1 E. @7 m09. 一个16选一的数据选择器,其数据输入端有( )个。
3 d8 p* \) ]! t( I0 pA.1 B.2 C.4 D.16# Z$ K! |' Y' L, p1 n' p9 M
10.用四选一数据选择器实现函数 ,应使( )。( v1 c/ [) W3 b+ ?* b5 A, V( U5 @
A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0% B& i; d) r0 G$ i! S$ h$ _# C d
C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=0
' P6 P4 }3 {9 n" u1 M3 m: l+ i
( t" p, L2 o# Y" a11. 电路如图4所示,当X2X1X0=011时,F2F1F0=( )。
2 K J3 u8 U gA、110 B、101 C、100 D、011 , B4 A/ J! A D) M& ?, i6 k" r
12. 电路如图4所示,当X2X1X0=111时,F2F1F0=( )。9 k1 k4 D5 _" K' }/ }
A、000 B、011 C、101 D、0107 O" b S! a5 L4 c
13. 图5所示电路,当EN=1时,( )。
* ~, `8 T' ]& a2 U* @A、 M为输入,N为输出 B、 N为输入,M为输出
/ S) b! ~2 S4 r# x0 I T2 SC、 N为输入,EN为输出 D、 M为输入,EN为输出' C2 ^& c+ E9 l
14.欲使D触发器按Qn+1= n工作,应使输入D=( )。
M. {$ N1 I6 m" jA.0 B.1 C.Q D.
" L3 c: ~5 \$ z" u2 h " b8 @; A9 P1 `% p* e( |
15.图6所示电路,D3D2D1D0=0000,B加高电平,C与A相连所构成的加法计数器是( )。0 N$ O0 X3 P4 O: l ^, g y( K
A、10进制 B、5进制 C、11进制 D、6进制
, Y/ }8 s5 d& e- x+ w/ u" m16. 图6所示电路,D3D2D1D0=0010,B加高电平,C与A相连所构成的加法计数器是( )。
" I8 i% R& F& H1 X* O+ u7 ^A、10进制 B、9进制 C、6进制 D、8进制
) g, n% E3 |+ S; f17. 图6所示电路,D3D2D1D0=0110, B加高电平,C与A相连所构成的加法计数器是( )。8 G0 M* j# h+ a0 @8 D% K
A、12进制 B、5进制 C、6进制 D、13进制
+ q. g. N! s% w9 e, a9 B; S8 ^18. 图7所示电路为( )。
: B' y- k( G2 a) oA、异步时序电路 B、同步时序电路 + k0 k7 Y( E/ l8 R# ~: }
C、同步组合电路 D、异步组合电路 % h1 V( x0 o" P5 z) ]
19. 256×4的RAM构成容量为4K×8的RAM,需要的片数为( )。
% k# `3 D) e4 O A5 rA.2 B.4 C.8 D.326 i e2 `3 y1 }
20. 一个RAM芯片有10条地址线,8条输出线,该芯片能存储二进制数码的个数为( )。8 R5 ^' ~' S6 m% |: E; q r; A
A、1024×8个 B、102 个 C、210×8个 D、210 个! _4 e7 ~, }9 e4 R5 r& S z
9 s: j. M4 K$ N1 k
二、资料来源:谋学网(www.mouxue.com)(30分)
9 a& t! Y( J6 M8 l* F1. RAM中的信息,当电源断掉后又接通,则原存的信息不会改变。( )2 v5 y6 Y9 A- v% @) G+ I$ D( a& K) |
A错误 B正确
/ l& W) w2 z3 g1 X) W8 J5 ^, K2. 施密特触发器有两个稳态。( )* ~4 F8 E+ r/ g) h
A错误 B正确
: J7 f0 J$ s$ J1 g# z3. 十进制数97转换成二进制数为1100001。( ) 7 o V% ^7 R* E) w0 |( P
A错误 B正确
$ `! D7 a3 D. O. L1 r. v4. 八进制数(16)8比十进制数(16)10小。( ) ; U# r- ~6 ]9 C* D/ ~# R
A错误 B正确6 F& [ m6 u7 U9 D5 I3 t8 b$ ?. A
5. 将模拟量转换为数字量的过程称为模/数转换。( )
8 p" G! p% O8 l% s' @6 T4 E, YA错误 B正确
6 d# a1 J! d1 A4 n# A7 ~. b- h6. 同步时序电路具有统一的时钟CP控制。( )
6 Z7 p. D: ~+ q( ]5 xA错误 B正确
" I S3 {/ k0 [0 ?# {+ _7. 组合电路不含有记忆功能的器件。( )/ Y$ u4 E( n1 U: I% U
A错误 B正确
+ t0 u$ B, m4 D+ Q: {8. D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。( )
7 U7 A. z) q/ ]; `A错误 B正确
1 U% I& T# H# k! v9. RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。( )' U; F4 m' ~5 ^+ T4 O
A错误 B正确
( _7 Q- {$ t5 x7 ?! Z& N# x10. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( )
J- X( a2 Z! d7 B pA错误 B正确4 F0 B% s6 \$ Y) W" Z4 K
11. 编码与译码是互逆的过程。( )
* R6 }' x1 \7 W. @A错误 B正确
% S- ^* T4 E) J0 S3 h, i12. 构成时序电路必须有计数器。( )
6 E9 ^8 l) o1 j& r" D& KA错误 B正确
9 [+ m( D7 I( C( D ^13. 同步时序电路由组合电路和存储器两部分组成。( )
) a ^2 S6 ?7 P! ~0 u& g) KA错误 B正确& l9 n6 ?/ W O5 k. B2 ?! i. |
14. 时序电路不含有记忆功能的器件。( )7 f4 Q$ B0 p2 |% Q
A错误 B正确+ x4 [: |6 R4 ~
15. 多谐振荡器因为经过多次谐振才产生矩形波,所以称它为多谐振荡器。( )
6 S9 h- ]0 \3 qA错误 B正确
5 T5 ~$ }- T l7 m6 R& {, N
1 N. A1 e& U9 @: B三、(10分)试用卡诺图化简下列逻辑函数。
& s# J; N) J9 Z$ R+ ?$ \( i3 C1. F(A,B,C,D)=∑m(0,1,2,3,6,8)+∑d(10,11,12,13,14,15)' Q$ r- H1 g; z4 c
2. F=∑m(1,3,5,9)+∑d(7,11,137 b& V) H6 ]: _( \- o
; Y3 ?1 l4 d/ G
- D9 `8 `- J& E* U$ C
! N* W$ z$ ~' i" p7 j# s2 Z
7 V" T+ Q# W/ S% d( Q% v$ ?6 {
* m7 I' z) V! l4 h1 H& j
# o# \" l* M' T3 }- U
3 J2 w" W5 c! B. X
* f) C8 n5 K6 ^6 T9 B, S( z, L" D+ \1 k; t
/ k' l! Y W6 R! h' }( {2 |# m5 v- R* e: u$ L- s
4 _! d9 {8 o& A b9 v) @% \
3 P* ?7 b3 L' b4 k; ]3 p+ o+ g7 @ ]2 S$ {/ U9 g7 H3 T* ^/ j
5 {- d, v5 V. y3 |3 C
7 a5 h. p9 l; r
4 i! ?7 V& e: p' \" y
2 P$ C2 _9 @( u# u% n" f% y
7 x2 k! T7 Z5 |* ~. S: F& e四、(10分)试用图8所示输出低电平有效的3线-8线译码器和逻辑门设计一组合电路。该电路输入X,输出F均为三位二进制数。二者之间关系如下:
+ A0 Z- \( s; L% h4 |% d" F. I2≤X≤5时 F=X+2
+ j1 u6 O& y [! X! IX<2时 F=1
8 J. A" ^, b( }5 r X>5时 F=06 D2 d! w8 t$ [/ D: M6 n3 e3 @
# Z/ |$ o# O2 V& D! x
! A* G; I, f5 r: F4 k# L" Q5 e9 C4 Y1 ^9 T, {! h m' d3 g
# q# [; i# l2 P. g3 h7 u$ O
% D- a1 U5 X6 d, y
# s. H/ C9 n' g! Z五、(10分)试用图9所示74161采用预置端送0法构成十二进制计数器。! ~) s5 c* ~8 Z* u. r% S
! w) y! [0 F3 ~" o
% F' U$ A4 o8 [. E1 w
* X( |) t) |) e9 l o6 h
) G4 E" p. U; u2 R4 z7 _* _ 图9
# @( N: i" s. P4 l+ [3 @' f
2 H1 N* F9 A; J. a, Y/ x2 Z% s2 e( `5 b% g
/ y2 s4 a: i. O. T2 d- }4 x. t' i5 n' C. T0 R5 F
7 S7 m+ P Z. e2 s( J/ U7 Y0 M
?/ _9 ^ |. c3 {5 u i; N: f$ t0 J( _; |+ G( {
) T4 b4 R2 o8 E
|
|