|
第 1 页 (共 5 页)
学习中心/函授站_
姓 名 学 号
西安电子科技大学网络与继续教育学院
2021 学年上学期
《数字逻辑电路》期末考试试题
(综合大作业)
题号 一 二 三 四 总分
题分 30 10 40 20
得分
考试说明:
1、大作业试题于2021 年4 月23 日公布:
(1)学生于2021 年4 月23 日至2021 年5 月9 日在线上传大作业答卷;
(2)上传时一张图片对应一张A4 纸答题纸,要求拍照清晰、上传完整;
2、考试必须独立完成,如发现抄袭、雷同均按零分计;
3、资料须用《西安电子科技大学网络与继续教育学院标准答题纸》手写完成,要
求字迹工整、卷面干净。
一、更多资料下载:谋学网(www.mouxue.com)(本大题共 15 小题,更多资料下载:谋学网(www.mouxue.com) 2 分,共 30 分)
1.二进制数(1011001.001)2 对应的十进制数是( )
A.(87.125 )10 B.(59.2 )10
C.(89.125) 10 D.(131.1)10
2.将(01000011.00101000)5421BCD 转换成十六进制数为( )
A.(2A.3)16 B.(2B.4)16 C.(2C.2)16 D.(2B.1)16
3.逻辑表达项 ABCD 的逻辑相邻项是( )
A. ABCD B. ABCD C ABCD D. ABCD
4.逻辑函数F  A(B  C)  A(B  C)  A BC 的最简与非式为( )
A. AB  B C B. AB  BC C. AB  BC D. A B  BC
5.已知F  ABC  CD  AD  BD  BD ,使 F=1 的取值为( )
第 2 页 (共 5 页)
A.ABC=011 B.BCD=111 C.BC=11 D.BD=00
6.逻辑函数F  BD  AC  B  D 对偶函数为( )
A. F  (B  D)(A  C)(B  D) B.F  (B  D)(A  C)(B  D)
C.F  B  DA  CB  D D. F  B  DA  CB  D
7.电路如图 1.1 所示,输出函数 F 的表达式为( )
A.F  AC  BC B.F  AC  BC
C.F  AC  BC D.F  AC  BC
8.函数F  (0,1,2,4,5,6,12)  d (3,8,10,14) 的最简或非表达
式为( )
A.F  D  A  C B. F  D  A  C
C.F  A  B  C  D D. F  A  D  C  D
9.在 TTL 电路中,能实现“线与”逻辑的是( )
A.OC 门 B.异或门 C.TS 门 D.与或非门
10.如果把 JK 触发器的输入端 J=K=1,该触发器就转换为( )
A.D B. T ' C.RS D.JK
11.8 级触发器组成的计数器,其最大计数模是( )
A. 28 16 B.8 C.82  64 D.28  256
12.下列逻辑部件属于时序逻辑电路的是( )
A.数据分配器 B.译码器 C.移位寄存器 D.数据比较器
13.由 555 定时器构成的单稳态触发器,其暂态时间 tw 为( )
A.0.7RC B.RC C.1.1RC D.1.4RC
14.n 位环形移位寄存器的无效状态数是( )
A.2n  n B.2n  2n C.n D.2n
15.下列说法中,哪一种是正确的( )
A.单稳态电路可以作为方波产生器
B.施密特电路可以定时
A
B
C
F
图1.1
1
EN
1
EN
第 3 页 (共 5 页)
C.多谐振荡器可以将非矩形波矩形波
D.施密特电路可以作为幅度鉴别器
二、填空题(本大题共 5 小题,更多资料下载:谋学网(www.mouxue.com) 2 分,共 10 分)
16.十进制的 4 用余 3BCD 码表示其代码是 。
17、F  A 0 11 0 1  。
18、74LS90 时钟信号 CP 与 CP2 相连 QD 与 CP1 相连,则组成 计数器。
19、将数字信号转换为模拟信号应采用 电路。
20、为获得周期性的矩形波,应采用 电路
三、分析题(本大题共 4 小题,更多资料下载:谋学网(www.mouxue.com) 10 分,共 40 分)
说明:中规模器件 74LS90、74LS161 和 74LS194 的功能表在第最后一页上。
21.用数据选择器组成的逻辑电路如图 3.1 所示。
① 写出输出函数 F 的表示式;
② 将函数 F 填入卡诺图。
22.触发器电路及相关波形如图 3.2 所示。
① 写出该触发器的次态方程;
② 对应给定波形画出 Q 端波形。
(设初始状态 Q=0)
23.用 74LS90 和 74LS194 组成电路如 2.3(a)、(b)所示。
① 分别列出(a)、(b)电路的状态迁移表(图 b 电路的初态为 1111);
AB
C 00 01 11 10
0
1
D0
D3
D2
D1
A1 A0
E
F
0
1
1
A B C 图2.1
四选一
图 3.1
C1
Q
=1
A
CP
1K
1J
Q
图2.2
CP
A
Q
图 3.2
第 4 页 (共 5 页)
② 分别说明(a)、(b)电路的功能 。
24.由集成计数器 74LS161 和数据选择器组成电路如图 3.4 所示
①列出 74LS161 的状态迁移关系;
②指出 F 的输出序列。
四、设计题(本大题共 2 小题,更多资料下载:谋学网(www.mouxue.com) 10 分,共 20 分)
25.用译码器 74LS138 和若干与非门,实现逻辑式F  AB  BC  CA 。
① 写出 F 的真值表;
② 画出逻辑电路图。
26.试用 74LS90 设计一个七进制计数器,要求采用 8421BCD 码接法实现。
① 列出状态 迁移表;② 画出逻辑电
路图。 74LS90功能表
输入 输出
R01 R02 S91 S92 CP1 CP2
1 1
1 1
1 1
1 1
0
0
0
0
R01R02=0 S91S92=0
0
0
QD
QA
二进制计数
五进制计数
8421码十进制计数
5421码十进制计数
QD QC QB QA
0 0 0 0
0 0 0 0
1 0 0 1
1 0 0 1
CP
CP
CP
CP
74LS161
QA QB QC QD
T
P
A LD
oc
Cr
B C D
1
CP
1
图3.5
D0
D3
D2
D1
A0 A1
E
F
1
1
四
选
一
&
图 3.4
QA QB QC QD
CP1
CP2S
91 S92 R01 R01
•
•
•
•
• •
CP 74LS 90 & S1
DSR SL
S0
S1 1
Q0 Q1 Q2 Q3 0
D0 D1 D2 D3
• •
CP 74LS194 =1
图2.3
(a) (b)
第 5 页 (共 5 页)
74LS161功能表
输入 输出
P T
1
0
0
0
QD
0 0 0 0
计数(模16)
QA QB QC
保持
A B C
0
1
1
1
LD D
1 1 1
1 1
CP
A B C D A B C D
保持(Oc=0)
Cr
74LS194功能表
输入 输出
Cr CP S1 S0 SL SR
1
0
0
0
0
Q3
0 0 0 0
保持
SR
SL
Q0 Q1 Q2
SR Q0 Q1 Q2
Q1 Q2 Q3 SL
D0 D1 D2 D3
d0 d1 d2 d3 d0 d1 d2 d3
0
1
1 0
1
1
1 1 1
1 保持 |
|