|
东 北 大 学 继 续 教 育 学 院
& j" {8 I( [) I' J8 C; R 计算机组成与系统结构X试 卷(作业考核 线上2) B卷(共 6 页)
' {% w, M/ c9 @: b8 X& I总分 题号 一 二 三 四 五 六 七 八 九 十
1 r. U6 ^' H$ N* h: | 得分 # {/ K' h4 {8 e( R
一 选择题 (单项选择,更多资料下载:谋学网(www.mouxue.com)1分,共40分)
* q. H/ q3 W) T& i1. 下面有关“中断”的叙述,______是不正确的。9 `* |7 G% V* e4 Q8 q; a
A.一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求9 x0 t& J0 J& m
B.CPU响应中断时暂停运行当前程序,自动转移到中断服务程序
+ y4 a* }# f6 _5 k. L- q2 _( QC.中断方式一般适用于随机出现的服务
, b1 b1 E- Z; [; Y' M T- DD.为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须进行现场保存操作4 @& K) `1 i, ^3 y, j7 s' h- B
2. 某存储器芯片的存储容量为8K×12位,则它的地址线为____。
# b8 H8 g3 t3 l7 HA.11 B.12 C.13 D.147 x) c3 H/ s. t
3. 直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排列顺序是______。" C) G" i& u4 }1 l4 R7 C* Q8 J
A.直接、立即、间接 B.直接、间接、立即
- m0 D; Y& b# ?# ^6 @. v4 HC.立即、直接、间接 D.立即、间接、直接, V9 F2 o3 i1 Z7 [7 q4 p4 }$ Z
4. 至今为止,计算机中的所有信息仍以二进制方式表示的理由是( )。
' G' N- v$ u2 R# ?5 d9 r/ HA.节约元件 B 运算速度快
6 a$ W% x d; QC 物理器件的性能决定 D 信息处理方便
7 \4 ]% j! ^: [' m5 z5. CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了( )。" r$ a7 }% u! V1 ^( j
A 能进入中断处理程序,并能正确返回源程序
3 P% N: |) I* j8 `) e/ C- ~6 w! |B 节省主存空间
2 @: R+ |2 a2 V5 L t ~: t! aC 提高处理机速度
, w& s8 ~! x9 l8 s% \D 易于编制中断处理程序 ! w/ X' N( |1 n3 e; C; a2 O
6. 采用虚拟存贮器的主要目的是( )。. J/ ?; L5 _8 g' K: I4 t. B
A 提高主存贮器的存取速度
6 t; B9 \3 P* u7 r; pB 扩大主存贮器的存贮空间,并能进行自动管理和调度 ; |) Q$ \, I- |9 ]
C 提高外存贮器的存取速度 9 Z8 |& X ]- ~+ S9 f& j6 }: t
D 扩大外存贮器的存贮空间
$ k% r- }; l( L2 r5 Y7. 某计算机字长16位,它的存贮容量是64KB,若按字编址,那么它的寻址范围是( )。7 p2 a* U$ X; r* p6 h
A. 64K B. 32K C. 64KB D. 32 KB
/ E6 \: O) e. z" L, \: L& `0 r8. 计算机操作的最小时间单位是( )。! x8 I- u9 M s
A.时钟周期 B.指令周期 C.CPU周期 D.微周期/ A" J. C* I/ z0 T6 O- @
9. 为确定下一条微指令的地址,通常采用断定方式,其基本思想是( )。# ?6 ~4 w( [$ N; A/ g; [4 _# [
A.用程序计数器PC来产生后继微指令地址 p2 m4 h% M- C8 k
B.用微程序计数器μPC来产生后继微指令地址
9 j( k6 i; q2 c5 T9 H" V5 lC.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址: p4 O4 ?% A8 Z. X5 {1 A; O
D.通过指令中指定一个专门字段来控制产生后继微指令地址
# X6 `: \8 c9 ?: p10. 微指令操作码长9位,采用字段直接编码方式,分3段每段3位。则共能表示 种微命令,最多可并行( )个。
) J2 ]: S. w/ x0 V" E; U A.21,3 B.9,9 C.24,2 D.18,3/ B9 W( `& a5 `7 Q; ^
11. 周期挪用方式常用于( )方式的输入/输出中 。2 y+ p3 U0 ]8 [6 M5 K5 i
A DMA B 中断 C 程序传送 D 通道 ; i9 R D$ W' U; B7 k
12. 中断向量地址是( )。
1 }7 G' V4 ~$ B/ W. Z9 A. cA 子程序入口地址 B 中断服务例行程序入口地址6 c+ \ _# r; k, L; m% z' {
C中断服务例行程序入口地址的指示器 D 中断返回地址 F- U. s! w. ~9 h: V" `# R/ _' O
13. 冯•诺依曼机工作的基本方式的特点是( )。! D9 h0 W& U6 { {- S: `
A 多指令流单数据流7 N0 Y3 h8 ~2 q0 S9 ?
B 按地址访问并顺序执行指令# O; k% _( s" {* z9 Q. M
C 堆栈操作$ S, h$ B$ a5 M
D 存贮器按内容选择地址. Z" V! ?/ t- S! v) [' Z: ~
14. 执行一条指令的顺序是( ) 。
/ f, |/ ?' F1 i8 W①读取指令②执行指令③分析指令
+ Y0 K" E1 K& E# c' h+ p2 tA. ①②③ B. ①③② C. ③②① D. ②①③
2 I3 |" h) l" \& U+ c% v9 B15. 硬布线控制器是一种( )。
7 a K/ @ u0 f4 S: tA. 用微程序技术设计的控制器
/ P4 t/ P& A0 G, C5 ~" zB. 由门电路和触发器构成的复杂树形网络所形成的逻辑电路
+ R9 r8 J' |. `6 H$ W$ X/ O4 DC. 用存储逻辑技术设计的控制器
* w3 n! c3 R5 X e. AD. 用微程序技术和存储逻辑技术设计的控制器( d2 J4 B+ J8 [5 D
16. 下面哪种情况下,可能不发生中断请求( )。
# C. b& d& u" Z* y9 t* \) B/ s5 U# DA. DMA操作结束 B. 一条指令执行完毕
! D4 H% e8 n& mC. 机器出现故障 D. 执行“软中断”指令& s5 f: M* }: l: \
17. 在CPU中跟踪指令后继地址的寄存器是( )。
* S a6 e- X! y3 hA 主存地址寄存器 B 程序计数器 C 指令寄存器 D 状态条件寄存器
# n4 N5 i9 x! O& ?# v, ?& }" x18. 采用DMA方式传送数据时,每传送一个数据就要用一个( )时间。% b3 {, K9 E) x1 b
A.指令周期 B.机器周期 C.存储周期 D.总线周期
+ \2 O l" v6 }; b7 t' V; c19. 在单级中断系统中,CPU一旦响应中断,则立即关闭( )标志,以防本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
$ s9 T/ Q5 n8 F+ }! x- v$ ` A 中断允许 B 中断请求 C 中断屏蔽 D 中断保护
% n0 ?9 y/ z6 ?# n7 D20. 主存贮器和CPU之间增加cache的目的是( )。
8 \: k3 M6 G5 M, X4 y3 YA 解决CPU和主存之间的速度匹配问题& T( g: E# V% v% {
B 扩大主存贮器容量
# R0 L$ }2 b/ A2 EC 扩大CPU中通用寄存器的数量' z8 H6 ^. V& l+ D T5 |
D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量 c6 n0 q9 G8 G1 N
21. 在Cache存储器中,当程序正在执行时,由( )完成地址映射。 6 r" U7 V& b* q- [% P' C" X
A. 程序员 B. 硬件 C. 硬件和软件 D. 操作系统
. U+ a) X5 {! T6 m# n# Q- _) k22. 在以DMA方式传送数据过程中,由于没有破坏( )的内容,所以一旦数据传送完毕,主机可以立即返回原程序。
! L4 b) I- b- xA. 程序计数器 B. 程序计数器和寄存器
3 @! j) g' {; ~* E) V" \; d1 z: cC. 指令寄存器 D. 非以上资料
( F! `; c- X8 j# W$ v x23. 浮点运算器的描述中,正确的句子是( )。# c* x- m+ Q/ I! F" P5 x
A.阶码部件可实现加、减、乘、除四种运算
! I1 H/ d, F- i3 gB.阶码部件只进行阶码相加、相减和比较操作
2 Z# ]0 M/ L z. k, d0 M+ |C.阶码部件只进行阶码相加、相减操作 Z. V- T$ S% O
D.尾数部件只进行乘法和除法运算
; x5 s5 p1 z9 [/ f+ g24. 微程序控制器中,机器指令与微指令的关系是( )。
4 _' N* W# b6 r' d' cA. 每一条机器指令由一条微指令来执行
1 D# K+ T2 ~5 W1 |; `B. 每一条机器指令由一段微指令编写的微程序来解释执行
! ` W: q) \9 IC. 每一条机器指令组成的程序可由一条微指令来执行3 Q9 \: \. T. ~8 b; d
D. 一条微指令由若干条机器指令组成
% z8 w& } f: e: X25. 发生中断请求的条件之一是( )。
/ h" S3 x A' k' iA. 一条指令执行结束 B. 一次 I/O 操作结束& v$ @, w0 D p; T G5 e- f# J' \
C. 机器内部发生故障 D. 一次DMA 操作结束
! F$ z; R+ B6 K1 e2 J26. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校验的字符码是( )。
, d5 T7 w+ A0 d( r! q c A 11001011 B 11010110 C 11000001 D 11001001
; Y2 r( Q& |) B3 s6 O* J z27. 计算机系统中的存贮器系统是指( )。- X D; u) L+ d# w) w
A RAM存贮器 B ROM存贮器 . x; F- k' h. i: {) K/ _
C 主存贮器 D cache、主存贮器和外存贮器# t1 G, @% N# ]0 ]6 c
28. 相联存贮器是按( )进行寻址的存贮器。
0 l8 x. [4 q5 H) d; w$ a' h; IA 地址方式 B 堆栈方式 1 \! S l% C* |
C 内容指定方式 D 地址方式与堆栈方式' C1 E8 H# D `5 N2 G, U
29. 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是( )。5 E: O7 M+ _9 D) n& x
A 阶符与数符相同为规格化数7 {5 m1 y( r5 Z: U8 {) V6 R
B 阶符与数符相异为规格化数9 U# B) E% O; [5 x: T' B1 T R
C 数符与尾数小数点后第一位数字相异为规格化数( _: Y, \& n9 d
D数符与尾数小数点后第一位数字相同为规格化数. S* ]! V( X! q4 M1 L) u
30. 在定点二进制运算器中,减法运算一般通过( )来实现。" [& q3 y7 {% ?" I6 P9 k
A 原码运算的二进制减法器
. A" J1 U2 K% S! tB 补码运算的二进制减法器
, T8 C( K# k5 a4 \4 P& SC 原码运算的十进制加法器
6 x7 }$ `; q6 H% S5 {7 mD 补码运算的二进制加法器
7 M: H3 M6 I+ e z31. 运算器虽有许多部件组成,但核心部件是( )。
6 Y1 \% |( B! |8 n A [A.数据总线 B.算术逻辑运算单元 C.多路开关 D.累加寄存器
- d+ c; l( G- w% c6 O* P4 Q) x
0 Q6 F6 \- t6 _32. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用( )。
" W$ D" m a' V$ Q6 }8 F; {A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式9 t' X2 H7 f1 o; T: M w. u
33. 完整的计算机系统应包括( )。
, M" _' P+ i: J4 t% E+ lA 运算器、存储器、控制器 ;0 X- j- R2 ~: K; Q6 p+ d
B 外部设备和主机 ;
. o* X2 b- W8 lC 主机和实用程序 ;
. F! X# Q) n. N8 q, MD 配套的硬件设备和软件系统 ;0 C7 ]" _% j2 Z) T4 A
34. 某一RAM芯片,其容量为512×8位,包括电源和接地端,该芯片引出线的最小数目应是( )。
0 e K: Y: ~; x- d. ~7 TA 23 B 25 C 50 D 199 Y6 X; n9 u+ }7 @- v( T( T. T
35. 寄存器直接寻址方式中,寄存器中所存的是______。
# E: L$ k+ {2 l/ [6 JA. 操作数 B. 存放操作数的主存单元的地址/ }; y% U8 U! O8 O7 z0 b
C. 存放操作数的寄存器的编号 D. 存放操作数的主存单元地址的地址
1 u0 F2 { ~# q( V8 [) M2 d36. 指令的寻址方式采用跳跃寻址方式时,可实现______。
/ v! y1 V7 r( F UA. 堆栈寻址 B. 程序的条件转移
; }0 w' L% D0 B Q" c+ a5 oC. 程序的无条件转移 D. 程序的条件转移或无条件转移8 `0 R. r: ^! ?6 I9 N3 h
37. 为了便于实现多级中断,保存现场信息最有效的办法是采用( )。8 Z0 F i2 ?# n: S' ?* x0 N. j
A 通用寄存器 B 堆栈 C 存储器 D 外存
3 O% s- ]% J4 M9 ~# U38. 定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是( )。9 Y3 I- E- E* q8 V5 c' \
A -215 ~ +(215 -1) B -(215 –1)~ +(215 –1) & T- A4 f* V- s! Z, Y) V4 ?
C -(215 + 1)~ +215 D -215 ~ +215
8 Y) D, J, d% b39. 某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为( )。
& d" _( h% w% ]3 p# iA 64,16 B 16,64 C 64,8 D 16,16
( ~7 \9 V; Y- k( k40. 下列说法中_________是正确的。 6 u, t1 b. b+ G, V+ v. K6 C
A. 半导体ROM信息可读可写,且断电后仍能保持记忆 2 l& |; c, n1 s# ~, [; C* l
B. 半导体ROM是非易失性的,断电后仍然能保持记忆 # j1 j8 S# n: E! |
C. 半导体ROM是非易失性的,断电后也不能保持记忆 * U* X7 q- @0 l0 Y
D. EPROM是可改写的,因而也是随机存储器的一种 ; ^' o' A7 {; n
) b# h, J# X' T5 _* b
二 资料来源:谋学网(www.mouxue.com)(更多资料下载:谋学网(www.mouxue.com)1分,共20分)
: X6 ]9 [4 t' ?1 \6 ]5 G1 `1. 计算机唯一能直接执行的语言是机器语言。( )
, p* }# N: K& R: b$ g% m2. 第一台电子数字计算机ENIAC采用的就是二进制表示数据。( )
4 T+ V! C, z* k" s# r3. 垂直型微指令采用较长的微程序结构去换取较短的微指令结构。( )5 v& W1 z1 ]9 a, D* X' ?$ m8 b# C( z
4. 多体交叉存储器主要解决扩充容量问题。( )1 M/ ?% l8 D+ Z/ J. Z# r* a
5. Cache的功能由软硬件共同实现。( )8 }5 k$ k+ z5 T
6. Cache对于各级程序员都是透明的。 ( )
. a# `# ^) q9 F1 T: i7. 存储器主要用来存放程序。( )' z" |0 `* J5 p" ]( y* i
8. 一个浮点数可以用两个定点数来表示。( )& e( }% e0 P; z' _2 W0 S+ i& H
9. 一位十进制数用BCD码表示需要4位二进制码。( )' ?+ u- d( F9 ?5 `) t( G# q! @
10. 定点机算术运算会产生溢出是因为内存容量不够大。( )4 H. c& G- f( j$ U- B3 Q8 l* D
11. Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分。( )
& R+ q/ d: s; D, R& b12. 浮点加减运算中,尾数溢出则表示浮点运算溢出。( )
& u$ N5 ~. m3 h# t! G6 D) o) O13. EPROM是可改写的,因而也是随机存储器的一种。( ), p7 x. G6 B4 E$ [
14. 半导体RAM信息可读可写,且断电后仍能保持记忆。( )$ F9 G( Z2 V7 L
15. 中断响应时,关中断和保护CPU现场都是硬件完成的。( ): O' M, {! T0 y/ r
16. 存储器主要用来存放程序。( )$ ?1 P/ |# |- E o, _
17. 为了便于实现多重中断(嵌套),保存现场信息最有效的方法是采用堆栈。( )2 A. H7 u' t3 ~+ w" {- ~9 |
18. 运算器的功能是进行算术运算。( )
" \4 M! J. S, W9 o( B+ Y19. 控制存储器用来存放实现全部指令系统的所有微程序。( )
3 q5 u$ R8 ^1 o3 Q. F. a2 W4 Z20. DRAM必须刷新。( ) ^ N" H' h1 a1 k. p
$ P( M1 ~% F d" K' F, l. L% P5 q三 (10分)设浮点数字长为16位,其中阶码是5位移码,尾数是11位补码(含1位数符),基值为2。请将十进制数(11/128)按上述格式表示成二进制规格化浮点数,并写出该格式的规格化浮点数表示数的范围。
0 n+ s4 Y- \2 s, ^* _2 |+ |% b- F0 A5 [
四 (10分)某计算机有5级中断,硬件中断响应从高到低优先顺序是:I1→I2→I3→I4→I5。回答下列问题:5 R9 U5 O7 ^: E( X: `
(1)在下表中设计各级中断处理程序的中断屏蔽码(假设1为屏蔽,0为开放),使中断处理优先顺序为I5→I1→I4→I3→I2。
- m. i% B% N. v& w(2)若在运行主程序的t1时刻(如下图所示),同时出现I2、I3级中断请求,而在CPU处理其中I3级中断过程中某时刻(记为t2)又同时出现I4、I5级中断请求。请按(1)设定的中断处理次序在下图中画出CPU运行上述程序的轨迹,并在t轴上标注t2时刻。
' N9 p3 I: c8 F. Q9 p8 [( G& @ I# b; o. l+ p/ _- I1 K& w
% n3 g& T4 f2 U# u3 Z' X
- {2 J! D/ J6 N7 `
4 h: q Y6 h0 ~
. u) l& i8 h P. P4 f, b* T7 ^
8 u; i2 ?0 O2 I7 S2 |, n
% j) Y7 [4 P3 N5 u9 z7 X: |* T0 {) [ E# f4 t; d$ C
# M: Y& j- N$ j# z* T& s) }- }五 (8分)某微机的指令格式如下所示:, c: X- h# e! N, `2 Z
15 10 9 8 7 0
* J) X. S# S, j6 G; @操作码 X D) ]- m% ?1 W3 H. a% E
其中,D表示位移量,X为寻址特征位,且有:
$ {1 h8 q. H8 _# G9 N, b/ T! SX=00——直接寻址;9 R4 w$ u' E( C( p: o+ ?0 \+ s
X=01——用变址寄存器X1进行变址寻址;& x8 h3 F4 X$ p6 G' S. h
X=10——用变址寄存器X2进行变址寻址;
1 j& f; o1 k5 [% JX=11——相对寻址。
( v+ M" c3 W( {( Q# z% X! V0 _设(PC)=1234H,(X1)=0037H,(X2)=110AH(H代表十六进制数),请确定下列指令中操作数的有效地址。0 P V3 H. d& O( F: ]& o5 f' A, P
(1)4420H (2)2244H (3)13DFH (4)3525H
* p' T, J4 U7 K& I
: S5 H, ~, `9 O6 @六 (12分)某计算机采用直接映射的Cache,Cache容量为64KB,主存容量为2MB,块长为64B,且采用字节寻址方式。$ _* R3 ?5 |/ A4 C
(1) 请设计主存与Cache的地址格式;3 G5 `2 v9 l r9 u3 R; L
(2) 地址为0273E1H的主存单元应该映射到Cache的哪一块?假设起始块为0号块。, e0 @8 N0 y9 O; n9 d
! x# ]) `2 o8 a3 Z3 ^, D% U2 q! p6 m" i
( V9 l; p/ @" w3 a S) U |
|