|
福师《数字逻辑》在线作业一-0001# |- E/ i& d2 _# Q" `2 B
试卷总分:100 得分:100% K7 Q& l7 N; [3 z: x
一、单选题 (共 20 道试题,共 40 分)
8 L$ `/ q6 G/ n4 B" r0 e4 M1.对于TTL与非门闲置输入端的处理,不可以( )./ d5 ?& w: Q3 \& }" e
A.接电源1 m" k' h3 B/ x1 \
B.通过电阻3kΩ接电源: i, I. i5 \: L& E' X
C.接地
2 I. [5 U, ?% K' g, G2 |3 KD.与有用输入端并联
+ e5 _/ _) P1 n& }; P资料:
, Q: B, F9 Y- ^0 P' b4 P6 l9 F
1 K8 W$ |4 N/ E& u0 F2.和二进制数(1100110111.001)等值的十六进制数学是( )。+ I% Z+ p( z, G3 z( R; ~: \- Z
A.337.2
1 D, v$ H# G4 n/ ^8 w' ]B.637.26 E) H; [, O" C' ]+ y. A
C.1467.1
; d0 \2 S/ ^& `5 F: c5 BD.c37.4
- V# g7 B! u4 L1 c6 U8 Q0 C, L资料:- U# p) f R6 D e
# O) T2 Y, }9 D& _" ]: \3.组合逻辑电路中的险象是由于( )引起的* W& o1 z/ x5 A
A.电路未达到最简8 V3 I! K v8 I/ O% N% b3 v& @
B.电路有多个输出
7 u# f' l8 I7 \% g* VC.电路中的时延. S! @/ [1 _. f" ?, S
D.逻辑门类型不同
5 J' X; P8 M1 P# M9 y( r& o0 m资料:1 u# g2 z# @; l' p" z
" g4 S' R$ f5 f4.一个无符号10位数字输入的DAC,其输出电平的级数为( )
. n$ N* t* x* _6 `6 m) ?A.4- Z: f# E( L- p. u' A8 B
B.10: d7 z0 O& Y$ S m/ D& y
C.1024
% M4 m D% C' s* B( RD.1023
8 z1 o: T2 X0 z3 q3 D" h; ~2 ?资料:4 f8 m# j8 [# s( E0 i) m% p
. f# u; g; p& @7 n/ a$ l1 k. U5.74LS160十进制计数器它含有的触发器的个数是( )
1 o5 I. P0 r) t+ u& cA.1$ f; Y6 a, ~: S6 |9 C7 Y2 F5 v
B.2* d4 J! U0 K; i! e" B
C.4) S v0 z* j- j5 ^$ `
D.6
' c1 T' [( X1 M5 v# M8 R$ L3 h资料:) B. _' ^" G9 V
; w$ r6 t( n u' J6.常用的BCD码有( ).. W* v, {: Z6 z, y9 @' l" D4 g1 B) [
A.奇偶校验码
+ ^& ^1 t/ x# ]. a0 G+ QB.格雷码5 E. T. l0 S5 s* u' S% x _
C.8421码
1 B7 I$ ]6 `) z& K/ N$ q% |& uD.汉明码' m0 K- v$ Q7 B p7 c8 a
资料:1 L, \, j, ]1 a) n
( B% [& d' _9 l2 u( {
7.以下电路中,加以适当辅助门电路,( )适于实现单输出组合逻辑电路
' }# ?2 X( k4 _+ ^9 r# kA.奇偶校验器
* o" F0 s6 a; o2 lB.数据选择器 Q1 U o* K, V- u
C.数值比较器/ E- ?3 G4 L4 p! L
D.七段显示译码器3 j8 P. r( O' g$ _: X5 r9 m
资料:
' F6 P% z" f1 _3 \4 p! K! ~8 `+ i5 W: ^! }4 [2 ]# `8 P
8.MOS集成电路采用的是( )控制,其功率损耗比较小# r2 B% q7 K, b8 X
A.电压) ?8 T X- m3 X% v
B.电流
/ ~+ p, m) |+ m, i0 kC.灌电流9 u* s! u2 Q8 k4 i
D.拉电流' `; |1 l' b* c- I, F6 y
资料:
0 h7 B6 g# |) c( q/ X
9 W9 o5 c- {$ _& }2 N9.要使TTL与非门工作在转折区,可使输入端对地外接电阻RI( )., h) n z) @9 H! Y% m. ~6 w
A.>RON9 c& j- Q4 }/ s" r
B.<ROFF
B% f( V U7 C7 n: U, E) I/ tC.ROFF<RI<RON+ c% A) I0 d0 F; i0 k) f) s
D.>ROFF0 R; ]8 q% l$ i9 c' s
资料:. T) \: Y) w! q% [2 A& r
4 i7 p7 X+ Z6 M L10.设计一个五位二进制码的奇偶位发生器,需要( )个异或门
8 t8 ~" S1 U8 a$ x+ ~2 o: U1 @A.26 q3 a% T' t( a" M5 |
B.3
7 |4 A# `: {! _1 A+ [C.4- k) e8 c7 Y" O& [/ T" q7 ^+ F
D.5
7 ]& M2 ]- ^, e2 W- G1 ?$ N资料:9 i5 A) B" i8 V' z% W
8 A f( M' [+ c0 h' j* }11.采用PLA进行逻辑设计时,应将逻辑函数表达式变换成( )7 `1 @: F6 b/ p1 K5 \
A.异或表达式/ i, }( S; X* _1 n
B.与非表达式
5 R; Y* n5 J1 q3 K' W5 l9 bC.最简"与-或"表达式
* ]% k1 D/ M+ {# i1 S" w, R% pD.标准"或-与"表达式( L6 H; K$ n" ] Y5 a, B' o
资料:' j( f" `7 i) k/ ?9 w: O! \
( e! X! i5 A; V% b4 W
12.与CT4000系列相对应的国际通用标准型号为( )." g+ Q/ Y0 n6 I# w7 ]4 z
A.CT74S肖特基系列* a! {6 L7 G) d: p6 ?8 P; u% W
B.CT74LS低功耗肖特基系列
k* B3 {; p2 i$ u8 bC.CT74L低功耗系列) T2 l& ]% w0 |7 u" i! p
D.CT74H高速系列# ]8 r7 x2 H" z" G: s
资料:4 a, O& k4 _1 Y% u3 H- \
; B! f4 [7 n3 q& [( i# T13.与八进制数(47.3 )8等值的数为( ).
" e; R$ Y0 q+ d5 W* E1 }A.(100111.011 )2$ I d) j+ j( E0 B. r* s; R2 V
B.(27.8 )16+ O$ e4 Q) }# ?! S
C.(27.3 )16; r, a# ^- F, w- ?
D.(100111.11 )2 f( V( x2 N5 _' C0 k3 Z* y5 p) V
资料:0 d: y0 m5 t# ~0 L. T+ c6 I
- ?: a5 q# _$ J' e8 s0 Q
14.与十进制数(53.5 )10等值的数或代码为( ).
) C3 o. K) Z$ E7 d) m* P- H; TA.(0101 0011.0101 )8421BCD$ a, v/ D+ C4 N4 k, V9 \
B.(36.8 )16
0 u& g' M ~6 z, d( a. p9 b3 qC.(100101.1 )2) w" K5 M- z# Q
D.(65.7 )8( k# z! }% F- U- q7 D$ S+ Y4 g4 u1 L
资料:
! u& ^' |% X; K& ?$ N- ~3 o- a0 A# C+ j6 Z ~) N
15.一个无符号4位权电阻DAC,最低位处的电阻为40KΩ,则最高位处电阻为( )
1 P& E% P5 s- L$ SA.4KΩ) P7 v% o4 ^& N1 c3 @
B.5KΩ
+ E$ d, u3 ]4 u4 r7 `C.10KΩ3 W) F$ Q3 x8 B* j% j; |# M
D.20KΩ
- v/ @6 H9 }% A; m2 s资料:% Q/ ?0 H' @8 ^+ Z+ j7 g4 ]# V W
- U7 p: n4 C, D) X" i
16.74LS160十进制计数器它含有的触发器的个数是( )( {- |% D7 p5 e/ g; ^6 N* i# D
A.1
& ^2 o6 F, _" p7 G1 a) b; J- HB.24 R4 N# n$ B8 r! }" D
C.41 H9 `) Y% `4 F' v7 q
D.6
N+ R; I3 Y! ^# H$ t( ^资料: |/ l0 r3 Y `; q$ K
9 f# _2 W% S2 H& V8 W
17.若干个具有三态输出的电路输出端接到一点工作时,必须保证()5 p0 P4 F, Z' ]# {
A.(A) 任何时候最多只能有一个电路处于三态,其余应处于工作态。 h) \# o7 Q$ t9 a
B.(B) 任何时候最多只能有一个电路处于工作态,其余应处于三态。( J% h3 O+ i4 o
C.(C) 任何时候至少要有两个或三个以上电路处于工作态。
" ]* P+ ~. Q5 ^6 u2 [: {D.(D) 以上说法都不正确。) j% g) q' I: U% D: U& o: ^0 ], C
资料:$ t7 L3 h9 p% u4 ]) T; s
$ z! Y1 U7 @: ], n: Y18.TTL电路在正逻辑系统中,以下各种输入中( )相当于输入逻辑"0"
0 W; o8 n# a3 q$ D2 R( eA.悬空/ A4 J* }- }4 |( I) v+ j8 D
B.通过电阻2.7kΩ接电源
$ @) m+ L- f& sC.通过电阻2.7kΩ接地6 K6 ]" Q$ c# h) x/ i. U
D.通过电阻510Ω接地7 _ M, D. }& X9 k9 u! e6 U
资料:2 l9 L* X0 k. j; A0 l8 l& P8 B# Q
! B" i* P" `7 H. d, Q! C! q19.逻辑变量的取值1和0不可以表示( ).
3 c" f5 g3 W# E5 ?* @; ~8 S# mA.开关的闭合、断开7 z z- M. G% ~# b
B.电位的高、低
1 _0 k! P. ^2 B! D* S, ~C.数量的多少
9 }* A+ a# E1 h( p t4 xD.电流的有、
3 V$ a- P- m! l) _& ^) k资料:
4 q& a+ T1 y' t; N& U6 O
5 B& } }7 k; u8 u20.设计一个8421码加1计数器,至少需要( )触发器
9 n7 `. M$ r7 E" ~ a- S; eA.3
- B4 B) ^8 l+ } `$ H, R: d! x4 fB.4
. H* ~ E. g$ Y' Y4 @+ `C.6- {9 G/ d1 V, N* v* C# E: O
D.10! R \7 g" k) M) h0 p
资料:
& ~5 z1 I3 e$ m# K2 ?! O* A4 A( E6 X5 }! g/ G
二、资料来源:谋学网(www.mouxue.com) (共 25 道试题,共 50 分)2 D4 G' K2 v" R3 P4 A3 E
21.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立 。( )7 o6 L! ^4 G9 X- q" p
资料:错误9 A0 J# n, P* e' T6 v
. d/ u7 `, Q* o; K% Z8 r22.OC门,即集电极开路门,是一种能够实现线逻辑的电路 。( ): Q d" w0 n5 ^% T- O' p
资料:正确( a7 O' J- Y. [/ G. W
$ U f" C4 w7 g8 J23.同步时序电路具有统一的时钟CP控制
; h4 V/ ?. n9 ?% k' c资料:正确 w5 g: L& w- w) t
6 ^! m Q* k7 _6 O6 |7 I24.数据分配器是一种单输入、多输出的组合逻辑电路,它将一路输入变为多路输出 。( )
' O' k) g# l) `# b/ C- m! ?2 ^资料:正确
! }; l! |( z- \* v8 E' s, U- ^8 S8 J. i: n1 H$ s$ O& W% c8 T
25.状态图是一种无向图
5 s8 o8 q/ n2 V8 n* p+ o ?资料:错误3 K2 q6 h7 V" r( v
/ B3 O0 C0 G o26.PLD的基本结构是与门和或门5 e% P1 [% u3 Z/ v8 n
资料:正确! b3 R/ I/ Z" U. G/ K V. u. @
" Y! \' C3 c# X' l( h; S27.当8421奇校验码在传送十进制数(8 )10时,在校验位上出现了1时,表明在传送过程中出现了错误 。( )
$ q( w5 Z; b; Q0 Z9 j资料:正确
* z+ Z/ M$ _! `5 P
$ N# n% A7 v! \* P28.数字电路中用"1"和"0"分别表示两种状态,二者无大小之分 。( )
' b( ^- F5 W. T4 v/ V资料:正确5 u9 }+ ^! S- u" R$ _2 X8 g6 N% w
( Q) `2 F7 _3 R29.计算器的模是指构成计数器的触发器的个数
, {* b: X, w' O7 E4 j资料:错误# e1 i. r* d: ~9 o
- m! D7 K3 Q, u. n
30.0FEH是我们数制中的十六进制 。( )( {5 B, I! X+ ^! A. v/ R6 a
资料:正确4 b( @ \2 H1 w
! {2 U, v# u' d/ B0 J- f
31.公式化简法中有吸收法、消去法、合并法等等 。( )* Y" j$ s) c, Y; g. \+ n$ S, ^
资料:正确) p% K: a" @0 b. }8 [8 t
) b+ N! a+ }. l; W n- |5 B
32.实际上,信号经过任何逻辑门和导线都回产生时间延迟。4 P( I/ {) ~, e
资料:正确
! N; v+ [6 Y% B% w
2 n/ p. [2 z& @1 G3 A. d9 l, b33.CMOS OD门(漏极开路门 )的输出端可以直接相连,实现线与 。( )3 ^/ j' y: H j1 _- D$ w
资料:正确
) Z' \ ~# p5 J2 B. Y0 z1 \' c& f+ V- @) _- z$ N
34.复合逻辑运算不是逻辑运算 。( )
, |# }8 s1 ~# R( o资料:错误, @6 b3 g$ [1 f/ E. ~
" `' y9 z: k2 J& A: q- ~. o35.判断一个电路是否可能产生险象的方法有代数法和卡诺图法
4 U% y1 K: `* v资料:正确
% U1 s- k* N) B* r1 E% R6 a5 [# F4 I0 f3 y; `& v( P
36.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态 。( )
1 \% C* M6 }- d* a$ M( ]资料:正确. d: r# B2 k" Q* i& m
9 t; s) W6 {: W& G; U+ F% u, U" H% ]
37.方波的占空比为0.5 。( )
2 I9 U: n% z' R; q% H4 l资料:正确
1 _7 [* s! b# f" S5 y2 i
: r& V/ Z. y! r2 I+ Y38.对边沿JK触发器,在CP为低电平期间,当J=K=1时,状态会翻转一次。
% t: ~$ f6 c: y' J/ Q2 G资料:错误. X4 I& _. i3 E# M! c t, r# X
: L) Z4 l& w# x& q
39.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等 。( )1 c% A( o+ Z. G* e, ~9 D$ V
资料:错误4 M/ i% @5 X; J: x4 L
) a2 f: k4 Z& j% Q3 m" \
40.逻辑变量反映逻辑状态的变化,逻辑变量仅能取值"0"或"1"9 I" B. s- @, ~, F+ `7 D' ?4 S
资料:正确 r! f$ }# h) {" \8 H- @
3 ^. b( ]+ N! p1 c% ~0 ~41.逻辑变量只有0、1两种取值可能
% F, j9 J0 a7 l8 ^2 T9 x资料:正确 ~& X1 p" ~# m* w8 v. a
) g* | @ r/ `: t
42.编码与译码是互逆的过程 。( )
; F7 M" B0 k- V4 o资料:正确2 Q% h& J3 s$ {# z3 F/ l7 G! M
. v# c) F- A, A! \4 d# k43.多路选择器是一种单路输入,多路输出的组合逻辑电路
1 u$ @! g M. \资料:错误
3 j" u X7 g/ t8 V- i! P# i
$ T5 }+ [$ X5 f( B3 G! w, d3 q44.异或函数与同或函数在逻辑上互为反函数 。( )" ~$ U8 y& V5 P I$ Q5 k, f5 l
资料:正确7 \7 _. e3 |. f b) L6 S
?5 R9 p+ S7 I
45.逻辑变量的取值,1比0大 。
0 L1 F- B! q( K4 R- E ^资料:错误- K. o" Y0 Y3 h8 j! u- J
0 p9 _- p- R" m7 D ~1 f" A, V
三、多选题 (共 5 道试题,共 10 分)
f% c* r1 g, O( R% m: I46.下列信号中,( )是数字信号
. ]; |9 L2 t7 o9 S) L j4 eA.交流电压
" `2 C) r$ p! k9 B( T% LB.开关状态
2 p. B, D# @0 i! j) g7 HC.交通灯状态
1 Z# ]+ S- C6 F* u8 x% @D.无线电载波: M5 m5 u7 n! c. y" \' c8 W
资料:C" T3 E, e7 I6 w2 J* p
0 c5 |5 p2 {. }! _3 `+ Z8 z+ o
47.下列二进制数中是奇数的有 ( ). h$ ]1 U; q8 }7 W7 D( B
A.00101001111110101
H4 Q+ u$ D) `- N! @6 g# nB.00010000110111010
8 u0 u4 x1 C5 J/ eC.101110111111012 }$ K" [ O4 S3 D
D.1000000011110101
* a1 y0 n6 y# V0 W$ [资料:
4 i9 _) l n* @, {% ~) V3 o. {% n9 X" q x: [# D1 d* H
48.常用描述逻辑函数的方法有 ( ) 。2 r% ^5 e7 y) N) v
A.逻辑表达式
8 v4 L+ o( ^% n# O+ PB.真值表
$ n4 a& ?! l+ M& _8 h! p* zC.逻辑图0 h) w" ~# n1 k
D.卡诺图7 s. c$ e# ?$ h, E. [7 r
资料:0 j; B6 X. ?' p5 N
7 z! M5 B# u: s5 j. a0 S# d% d3 a49.555定时器可以组成( ) 。9 P9 T- d4 C2 v" T5 c9 d. T
A.多谐振荡器
- I5 O1 T; w; VB.单稳态触发器
0 J% v% M/ T8 `C.施密特触发器
' x g" n: C6 o; I5 D% G. |7 Z* G; vD.JK触发器- d0 ]( s( K L
资料:C
{& E9 I* V% J) P( n: ^; ^ C/ m$ W
50.PLD器件的基本结构组成有( ) 。9 i Q: ?- o3 C! r% r0 T
A.与阵列" K4 R4 ^( |3 s. L/ W$ c
B.或阵列
0 u2 q' g3 ^* c) O3 r- B% aC.输入缓冲电路
X( p: A- w' T4 h& J% {3 J& b dD.输出电路' o& F! c8 n8 T3 O- Z
资料:7 f+ ]' A% G* E& V$ D6 y M
) l+ O7 N) v( r8 D/ z
4 N" T' m: ^8 r6 p ]+ Z* C H! B% T
) |, x. E# J+ i* Y! W. G+ T' r( q; h
1 q: [% F; p: k! r/ @
9 ~2 Z; s# `# W o9 a+ k1 f3 L# h! J- c+ x0 Y
) S" x* U& Q/ f/ P6 m# ]- b2 R. Y7 t
6 U9 c" S) ]0 h8 b
' n& L2 U0 i; U% J4 S, \( {, {
/ I. i( {8 |5 {! x( Z7 \* M8 {& U% }2 ^- z- [ K1 w
|
|