|
东 北 大 学 继 续 教 育 学 院
0 J' A. w6 ?5 h' l, ]$ h2 m 计算机数字逻辑基础X 试 卷(作业考核 线上2) B 卷(共 4 页) # _- z6 H' r% ~3 Q2 L+ B+ A
总分 题号 一 二 四 五 六 七 八 九 十. C: N) @7 H- b$ @( G
得分
& o! p) }7 m3 d* m6 c4 e. b
" K% l' V6 \0 U0 }+ x9 ]一、更多资料下载:谋学网(www.mouxue.com)。在备选答案中选出一个正确答案,并将所选答案填入下表。(20分)5 r$ M+ P4 b2 c- F
8 u. U5 M7 [/ {. X1 ~( F1 ?) o* [题号 1 2 3 4 5 6 7 8 9 10: O7 e0 X- S3 G% K+ c% x$ R& ~
答案 + M2 M; l4 ~: p; Z
# v3 C1 ?' _) W01. 以下表达式中符合逻辑运算法则的是( )。
, W X9 j( P# S3 G- f m; ]A.C•C=C2 B.1+1=10 C.0<1 D.A+1=1
( @( q; X6 a; n8 ^% H02. 在何种输入情况下,“与非”运算的结果是逻辑( )。
( X: Y8 |& j5 R$ [5 a+ t A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是19 s/ o. m2 P5 X5 g1 _- K# S
03.用四选一数据选择器实现函数 ,应使( )。2 l2 ]& S* S: P" M( f4 n
A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0& `' B4 |2 t# D( m+ R
C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=0
9 `: r# g" h5 @
- @: Q4 Q( J; {- L" s8 j. Q9 L0 i04. 图1所示电路,输出F为( );. U+ y" u- Q+ {3 l6 M- h3 q. u
A、AB B、A+B C、A⊙B D、A÷B2 z3 L9 f+ n! }, j1 f4 d
05. 图2所示电路,输出F为( );. |0 G( Z5 Y9 g9 K' F; q
A、A⊙B B、AB C、A+B D、A÷B9 y* {6 b' l% Q& k- v
06. 图3电路为NMOS( )。
2 O/ r4 B5 W0 T4 l8 {6 Z3 Z4 Z# k% R( FA、与非门 B、异或门 C、与或非门 D、或非门5 k2 l4 z! t, n. k" @% p
+ x* x6 j$ l1 O6 H0 o6 N& m% k
07. 电路如图4所示,当X2X1X0=001时,F2F1F0=( )。" L2 ] ^( M$ {. ^. b0 N1 v3 @
A、110 B、111 C、000 D、001
* o2 r9 F4 z: `08. 电路如图4所示,当X2X1X0=011时,F2F1F0=( )。
) ~" ^2 A: A3 t. s: ~2 m A、110 B、101 C、100 D、011
6 S. P+ _" V' u+ H4 B09. 电路如图4所示,当X2X1X0=111时,F2F1F0=( )。& R1 q2 x$ {" U# S: G; u
A、000 B、011 C、101 D、010
6 h0 ?7 ?+ Q* o- V+ h10. 图5所示电路,当EN=1时,( )。1 \/ Q% H( b+ Q! j+ Y) g
A、 M为输入,N为输出 B、 N为输入,M为输出9 f" b" A: B1 |: X& O
C、 N为输入,EN为输出 D、 M为输入,EN为输出! R& z' ? E- v/ R! v
, ]+ I# c3 f2 p4 F" u. v4 i- N& U+ T二、填空题。(50分)" e& o5 j9 f0 x" K B( T
01. A+BC=( );' m- d. E3 @- K. T% Q7 t$ R% m
02.常用于总线应用的电路( )门;
! ^, A. d! @% X" @$ k& C03. 二进制数11001转换成十进制数应为( );) d1 r* D. Q0 H1 j. F. W
04. 石英晶体多谐振荡器的突出优点是( );
/ O& M6 @' [6 _, R4 B4 }+ s05. 若在编码器中有50个编码对象,则要求输出二进制代码位数至少应为( )位;9 o1 r1 H @7 G/ j4 [1 I
06. 一个16选一的数据选择器,其数据输入端有( )个;
3 u7 o2 x+ G; L' c) p07. 要实现多输入、单输出逻辑函数,应选用( );
6 B, r- z# u) U* Z08.对于D触发器,欲使Qn+1=1,应使输入D=( );! _; ~/ ^3 q5 U6 r1 B
09.对于JK触发器,若J=K,则可构成( );
5 g$ j/ P) i2 H* C3 w) l2 P% O10.欲使D触发器按Qn+1= n工作,应使输入D=( );/ Y8 c( y- n2 a) s5 [$ N& [
11. 可以产生延时的电路是( );, v$ ~9 W6 B0 b
12. 把一个五进制计数器与一个四进制计数器串联可得到( )进制计数器;
- O' W2 u) Y$ Q+ O" [0 C( x
3 {4 M& g' w3 z- B* r! W0 {13. 图6所示电路,D3D2D1D0=0000,A加高电平,C与B相连所构成的加法计数器是( )进制;
" j' b ?3 z0 v V! o, D& |& s14. 图6所示电路,D3D2D1D0=0000,B加高电平,C与A相连所构成的加法计数器是( )进制;0 j [+ U" I" o5 h8 ~
15. 图6所示电路,D3D2D1D0=0010,A加高电平,C与B相连所构成的加法计数器是( )进制;! `! N- ~+ T9 z7 \/ D
16. 图6所示电路,D3D2D1D0=0010,B加高电平,C与A相连所构成的加法计数器是( )进制; - O' ?. k& Y0 X" _5 f" s; y
17. 图6所示电路,D3D2D1D0=0110,A加高电平,C与B相连所构成的加法计数器是( )进制;
3 R+ T. {) I& E5 g! T6 J. \18. 图6所示电路,D3D2D1D0=0110, B加高电平,C与A相连所构成的加法计数器是( )进制;
8 `& C' T4 ^& {' p5 J# i% Y8 }' `19. 图7所示电路为( )电路;: O0 H, _& T: ^' j; J! q
20. 构成时序电路必须有( )电路;
/ A% A8 V) c5 ?+ w21. 256×4的RAM构成容量为4K×8的RAM,需要的片数为( );% ~. A, K7 {/ b, d4 m4 K0 I
22.断电之后,能够将存储内容保存下来的存储器是( );! J8 K' s, M T1 S7 |! y
23. 一个RAM芯片有10条地址线,8条输出线,该芯片能存储二进制数码的个数为( )个; a& \# t6 R9 t, C
24. 256×4的RAM构成容量为4K×8的RAM,需要的片数为( )片;
1 _9 T, Q# M) Y) Z6 ~25. 可以将足够幅度的正弦波变成方波的电路是( );1 D0 \2 O3 X9 G) N0 s
4 Y# `+ [0 C5 y8 P' {三、试用卡诺图化简下列逻辑函数(10分)$ I* H- U0 e3 m. }5 t# |4 r7 x
1 u# @* W, p K# S6 ~0 w6 Y. {
无关项: ) E. ]' ]% L1 T
1 L' {; f/ S5 r/ J: L4 L$ _无关项:
& R3 p$ [/ V( Z3 ^& {8 |# i" ?: }
Q& R$ K0 `$ V! B" P2 [# L' O& _7 s& T N' t4 k
& _9 |) r- ]5 `% M4 H2 E% ]3 Y( C+ F- e1 Q
! U3 {' }' [ ~6 p9 ^* U7 T
% ~+ A5 i: n" u$ ^' |( [* H
- ]' a# m1 U, O' H" @! o
" U4 s: X [' Y6 X% f- G. ~) i7 s N
+ u0 H* I5 s% f3 r N
( e+ z0 `* T" _' y( E. {$ L
# d5 ^; |7 y* b& a6 a
# e0 w- Z9 L. `% g! A9 L, @. d+ `
+ \) V* n c) `
4 _! o' h+ f! l2 N+ ?7 _# E四、(10分)试用图8所示输出低电平有效的3线-8线译码器和逻辑门设计一组合电路。该电路输入X,输出F均为三位二进制数。二者之间关系如下: F* q4 s5 [" M
2≤X≤5时 F=X+2
4 I4 Q7 s0 ?, t* B1 H1 i% M- V X<2时 F=1
! V# e9 Q3 l# u' ~; G1 o X>5时 F=0. C! {% D6 \ F3 R0 F* \
% }9 i# T8 Z. c: c
' l" y+ X9 }5 F; G- m+ ?& `. [# ~- l0 M, Y! ^' E$ h0 J
o) g. b3 W% p i' [
0 ~3 A0 K3 M2 L0 F" p8 O, c
1 L0 u: c8 J$ [' a1 }1 j
7 e* P* E& ^% }& [* j- m8 V: U3 j# X8 U( n
+ i; U6 |% d+ Y! W6 i
6 ^+ U" b g' ]) C7 K# J% k+ Y& a2 e, O# A9 F
2 T8 r% n ]/ j. T% r5 \6 S3 Z五、(10分)试用图9所示74161采用预置端送0法构成十二进制计数器。7 Z+ D% T q( w W- S( `% H( _" `# Z* H
& ~1 U! L5 v1 P3 ? W" P
. ]: j& P+ V1 H9 V
图9
) D! }, X4 R: u* H i
8 R4 p! g2 K9 Z% w9 Q, s! O) _9 L( C
8 F3 a0 x9 W9 @0 y% S
9 O) b8 @6 k2 d( \! U. o! H |
|