|
东 北 大 学 继 续 教 育 学 院$ v: p/ `3 _/ V
计算机数字逻辑基础X 试 卷(作业考核 线上2) A 卷(共5 页)
- L7 \/ U% O9 N) m3 _5 T/ A总分 题号 一 二 三 四 五 六 七 八 九 十
. r* y# q' P4 w/ r5 t# I/ g 得分 7 h# m2 g# C$ E
一、更多资料下载:谋学网(www.mouxue.com)。在备选答案中选出一个正确答案。(40分)
) S, W/ m) y1 v; _01. A+BC=( )。* Y3 l3 A$ Q1 T' i1 w, Z4 M
A. A+B B. A+C C.(A+B)(A+C) D. B+C+ v" n0 E( W+ ~! Z
02. 二进制数11001转换成十进制数应为( )。
7 x7 F) I( I! d+ T1 Q, RA.18 B.25 C.32 D.45; V% {0 `, m! C$ Q% ?! Y. r
03. 图1所示电路,输出F为( )。% S6 R; [- @5 f
A、AB B、A+B C、A⊙B D、A÷B ~/ C2 Z: _. Y2 v% o* m$ c
* V3 V+ z! O3 d/ j6 X0 V& M1 P* Y; S04. 图2所示电路,输出F为( )。6 H4 R8 @- @0 @
A、A⊙B B、AB C、A+B D、A÷B! j( d/ x2 H3 b4 V
05. 图3电路为NMOS( )。
: Q" ^; m- Z- B' U: ZA、与非门 B、异或门 C、与或非门 D、或非门, ]$ y' {1 w$ g" _$ Y3 i
06. 石英晶体多谐振荡器的突出优点是( )。; c& }4 N% X6 i
A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭
' y* |6 [4 a O# k% J2 B$ x" X f9 ~07.以下电路中常用于总线应用的有( )。
/ f: b! X) M- H4 Z( x% \1 uA.三态门 B.OC门 C. 漏极开路门 D.CMOS与非门
8 g. P4 ?$ k, b1 C1 K08.若在编码器中有50个编码对象,则要求输出二进制代码位数至少应为( )位。
8 X* r8 Q% `8 s- I) D/ i: v A.5 B.6 C.10 D.50
0 q0 u7 u9 r5 w09. 一个16选一的数据选择器,其数据输入端有( )个。
/ n) d1 A8 j: {5 M( l8 r3 {A.1 B.2 C.4 D.16
) U9 r+ m* w% b10.用四选一数据选择器实现函数 ,应使( )。( u9 r! L. I& ~9 W# S5 v
A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0
$ j# ~5 F2 ?+ _' VC.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=0
0 s& f& n* K* t5 U; w! j- Y- B+ B' r # @% t+ S- y' }7 R% a6 X5 z- v
11. 电路如图4所示,当X2X1X0=011时,F2F1F0=( )。2 U' J% D H( S" e
A、110 B、101 C、100 D、011
R5 B* v, ~% [" P; [0 g12. 电路如图4所示,当X2X1X0=111时,F2F1F0=( )。6 _" ?, Z; e- J( i7 C$ T) ~
A、000 B、011 C、101 D、010, [7 x, h$ A& f& K
13. 图5所示电路,当EN=1时,( )。; o B, V- D, V1 J: C6 V9 i
A、 M为输入,N为输出 B、 N为输入,M为输出
' J2 e8 O" [+ y0 HC、 N为输入,EN为输出 D、 M为输入,EN为输出
) N: n" V, k% X7 m( J+ Y, x3 z14.欲使D触发器按Qn+1= n工作,应使输入D=( )。
1 ]" A5 n1 e. U8 CA.0 B.1 C.Q D.
% b/ m. F0 P% Q / K L+ ^7 |8 l1 O
15.图6所示电路,D3D2D1D0=0000,B加高电平,C与A相连所构成的加法计数器是( )。7 d* s# p, \* t/ y5 i. C& v j
A、10进制 B、5进制 C、11进制 D、6进制+ Z2 Q; ~5 o1 ^
16. 图6所示电路,D3D2D1D0=0010,B加高电平,C与A相连所构成的加法计数器是( )。! F8 u/ _ W$ X" X+ {/ T
A、10进制 B、9进制 C、6进制 D、8进制
* n; G0 h/ Q/ q2 Q m6 y17. 图6所示电路,D3D2D1D0=0110, B加高电平,C与A相连所构成的加法计数器是( )。
9 N" _ |5 t' P; J# }9 hA、12进制 B、5进制 C、6进制 D、13进制1 R5 s2 S2 D: O1 i% x6 R
18. 图7所示电路为( )。' B+ K3 O9 u1 E% O2 |
A、异步时序电路 B、同步时序电路
+ o; u8 ]; S7 @8 d. W) \C、同步组合电路 D、异步组合电路
) t3 t& [* J6 o; H- K- z19. 256×4的RAM构成容量为4K×8的RAM,需要的片数为( )。
0 G; Z% N1 X( `3 IA.2 B.4 C.8 D.32
8 c5 F& u! [3 K; F( t20. 一个RAM芯片有10条地址线,8条输出线,该芯片能存储二进制数码的个数为( )。. D- p' Y- r: Y# P+ L3 A3 u/ ?5 G
A、1024×8个 B、102 个 C、210×8个 D、210 个
& q4 K# n3 Z( O' V: r1 E* w
0 w* i. U* T2 E* Q8 R7 O二、资料来源:谋学网(www.mouxue.com)(30分), i J3 i4 o4 G+ ^5 a, j# J
1. RAM中的信息,当电源断掉后又接通,则原存的信息不会改变。( )5 p( z6 B1 i9 j+ V
A错误 B正确: k( R+ y* b% F8 f1 `
2. 施密特触发器有两个稳态。( )
2 k" @# g3 Z" w+ D$ I, d+ C: QA错误 B正确. C6 U9 b; t/ t$ B2 T6 {2 |
3. 十进制数97转换成二进制数为1100001。( )
3 ?# t7 j/ d% D8 ^# d2 Q. oA错误 B正确
2 [# ~. D. e) `" L) T4. 八进制数(16)8比十进制数(16)10小。( ) + s3 \: p3 t8 M, G4 y+ M
A错误 B正确. O% c% U, i' c9 }
5. 将模拟量转换为数字量的过程称为模/数转换。( )
9 q x, A: Q' X, b: i" NA错误 B正确
0 ]2 n. K# T, E! q4 o; K6. 同步时序电路具有统一的时钟CP控制。( )! a# `+ e4 W" B# P1 }
A错误 B正确
, L3 A. X% @ N" C: @8 @6 E7. 组合电路不含有记忆功能的器件。( )
3 z: K9 n/ T2 N( LA错误 B正确1 C4 M) V- ?/ {% e' @7 Y
8. D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。( )
8 D+ e. }- T6 f8 L9 H! I0 Z. {A错误 B正确
$ `. s8 q7 y& q5 t& h9. RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。( )
- K& e% m& ?9 E0 DA错误 B正确8 u: y- \0 D5 w& T3 ]0 {/ w$ ^) N
10. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( )" C4 n2 g1 s! }, I5 p
A错误 B正确
& u6 Y9 \- l; `# ~; d11. 编码与译码是互逆的过程。( ); E5 B8 ]/ f0 f; Q* B2 f3 l
A错误 B正确
- J B* B3 C- L6 R12. 构成时序电路必须有计数器。( )
% e- F- j) M, D1 s; y+ R \" W6 jA错误 B正确
1 y. y+ l) n! Q( A$ u& ]0 n& D13. 同步时序电路由组合电路和存储器两部分组成。( ), p( X: @. n, }" F
A错误 B正确
! O( r( g" d$ S# L* b14. 时序电路不含有记忆功能的器件。( ): |6 N% s) ~9 K+ L+ |
A错误 B正确# H' P3 R* n4 B. S
15. 多谐振荡器因为经过多次谐振才产生矩形波,所以称它为多谐振荡器。( )# L) ?: F, \1 W1 k6 d
A错误 B正确
" ?' {& l9 t7 T* Z, @0 ?! G5 q8 f' @" ~+ [" v K# H
三、(10分)试用卡诺图化简下列逻辑函数。
9 \# K8 Q5 D3 H; v$ L# J, Q1. F(A,B,C,D)=∑m(0,1,2,3,6,8)+∑d(10,11,12,13,14,15)
8 C1 h* s1 L& m0 C' E* }2. F=∑m(1,3,5,9)+∑d(7,11,13
) e# r5 L/ y& n1 d. O U% e {5 ?* ~: u$ i0 [# f. e% o
9 Q# E) k2 x {6 o5 i7 l! c" B& `* Z' C; [) ^+ |% Y. ?# X
/ l4 `$ o: j- m/ ] V% S0 p3 y
" i6 v+ c/ ~& P/ ]6 m
) s+ _5 m5 t; G; ]) k
5 E2 `* T" X/ U7 B5 }& m4 Q1 a. c+ x& }. i! X/ T! [, F
9 D/ F6 } x; {1 e! N. K
! u9 v T2 T# u% D+ D: A
' A% B! z; X* o9 |' `( l1 |5 {, O7 ^% D' L: L! E4 Z6 w9 }% h
2 y8 U9 X# E& y$ r
. I, F+ D$ i( I) F) g9 ^4 {" X
: F9 H% o3 g3 F
- M# |- N2 N. V4 Z3 C" C! E' j# z9 o9 q* k- ?' n! i* D
$ F. F8 y0 G$ N/ e, g7 n, L4 f4 h7 \* D- T( t6 \- c7 B9 V; C
四、(10分)试用图8所示输出低电平有效的3线-8线译码器和逻辑门设计一组合电路。该电路输入X,输出F均为三位二进制数。二者之间关系如下:+ `7 i! L, a4 p: m* S" V
2≤X≤5时 F=X+2
& c2 ^! G; V& Z* U: ~X<2时 F=18 q; g* A: Z3 |# @$ d- L) E8 U0 E
X>5时 F=0
* i" J+ R2 B) W3 o, f+ `- n7 F3 m
. @ b( A6 f4 M5 p: i
5 M8 G2 t7 M8 p
) w0 x$ g/ ]* V u4 e* x, `: P, R5 ?# m% d& _1 B) g: c8 ]0 ^
8 T) O7 c2 M- r& t& v" _ j* ~; E. j
五、(10分)试用图9所示74161采用预置端送0法构成十二进制计数器。
# p- B, m5 S% M$ x9 @& j7 m. w; B5 p0 C0 f- p- O3 G8 i1 B7 B
* S* `6 K; b" ^4 J4 q
/ O; O" [& a- T! W7 }
; h" T& y: _9 q! j 图9 $ X, z/ ?# X. c$ S4 J
# @$ ^( |" Z5 j' @" l
' j# D+ ?7 y2 F2 T9 ?; e8 s' |- p, u& |
* X6 k. h/ n/ \0 i9 [2 A" ]4 a' N% w, K8 [! p1 X7 W! C
' z- F$ A: o: y+ \; m4 V
# H" ]7 x- y% t* R
& S% ^8 r$ Q3 _# G0 E! j |
|