|
一、单选题(共 30 道试题,共 60 分。)V 1. 在定点运算器中,无论采用变形补码(双符号位)法,还是单符号法,都必须有(),它一般用异或门来实现。
& _2 E( S, F* _3 @8 X% MA. 溢出判断电路
, t4 ^8 A+ f7 J; a% DB. 译码电路% H6 R. y; x7 c5 G
C. 编码电路
( z. r% f( a' J5 F2 v8 G0 UD. 移位电路
8 P, j, F8 A7 ]4 j! O# w7 K1 P3 H 满分:2 分7 T- W. c" C3 T$ T0 C) [0 x
2. 若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码为( )。" [1 w5 w# [1 `! ]/ k7 ^
A. 原码
3 R$ A( s% N9 Z7 fB. 补码# A: a! F% u* o3 M
C. 反码5 A; a5 R' ~5 `
D. 移码
( U" H( V5 v) x% |4 j& [ 满分:2 分
1 O) o7 ^' ^8 s9 o, v. V3. 目前普遍使用的微型计算机采用的电路是( )。1 O0 _7 f R0 N
A. 电子管8 Z V: J7 x3 p1 N3 J
B. 晶体管# C' y) a% c. [6 M9 e2 O; b0 q
C. 集成电路
$ _; |- U E* Y* E% S' J4 v4 LD. 超大规模集电成路8 M A4 G* g$ @
满分:2 分
, u" X1 k3 K/ w+ B( w4. 若与非门输入为A和B,只有当A、B分别为( )时,输出Y=0。
7 h3 Z1 U- E6 \$ U" _2 V; |+ T+ M yA. 0,0* I- i0 |# a! R- J( G- K. }) ^
B. 0,1* `% |; ~) \& E" L) ?
C. 1,03 j" P1 R3 W7 c+ ~) i: R
D. 1,1
0 O) c- E0 f( T* y, L; x 满分:2 分' A' W2 Q" `3 T7 @8 l
5. PCI 总线是( )位的。8 ?/ o$ E' y9 z" z4 C: u
A. 8
" }+ }1 H U9 b7 h* y" a# E5 L e5 nB. 16 Z( l( x; `3 x9 e! c
C. 32$ k: Z2 M* E" w Y( w
D. 48 j8 f% i/ ~' w2 }& a& m* Y+ x
满分:2 分% s; o5 [; l% G' C
6. 按操作的节拍分类,输入输出接口可分为下列两类( )。
: W4 O) O5 j& r+ F/ W' O$ U- t; GA. 并行接口和串行接口
3 O" V( M" l1 u. F$ l4 ?. gB. 同步接口和异步接口
# t/ G% A+ N. T9 [: b6 DC. 程序中断输入输出接口和直接存储器存取接口! s6 K b* n0 R9 p; B; r
D. 程序控制的输入接口和程序中断输入输出接口1 a- Z' y. ^$ ^8 Z, T& `
满分:2 分1 {8 \/ V+ _8 r/ j& f
7. 依统计规律,若一个文件用英文ASCII码存放需要1000Byte,则用汉字内码存放时所占字节数是( )。
' f% b0 L8 g! Q2 iA. 541 Byte/ e2 y9 w5 N% }+ |
B. 1000 Byte8 y$ ?/ ^* n$ c O# T
C. 1850 Byte/ E' N0 S) V7 w* n+ d# p
D. 无法估计% N8 H* W1 r' A8 E J6 e* J
满分:2 分
7 M- k, X$ r& i' h) w e; A8. 存储器的字线是( )。* ~* }& _$ S0 w' o3 u( G- ]
A. 存储体与读写电路连接的数据线。它们通过读写电路传送或接收数据寄存器的信息。一个数据寄存器的位数正好是机器字长,故称为字线
1 k! M1 \; i. Z( RB. 存储器的数据线。其线数正好与数据寄存器的位数相对应( e: W: \ Q& H) [% ^: W
C. 经地址译码器译码之后的存储单元的地址线
) j# M9 ~. C" Q3 c8 K' s, r+ E3 mD. 以上三种说法都不对3 b$ B+ M+ O" @2 m" `0 L
满分:2 分) e1 ?! ]: Z6 ]& f, u
9. 中央处理器CPU是指( )。
+ D( I( f$ z. U+ I t6 T; X( o ]A. 运算器
. g! s7 k$ c" @# A# Z3 NB. 控制器
+ [# z# F! z1 A6 b% w& J4 ?1 N, w- nC. 运算器和控制器" K4 H1 n2 U* G' a8 d
D. 运算器、控制器和主存2 L7 ?. [5 K+ R& q5 i6 V. T+ }
满分:2 分
& ^. m2 S6 O$ f3 l: \0 P0 c q4 _10. 下面关于地址映像的叙述,错误的是( )。7 a9 K' z8 R* J' Z) m, }
A. 任意逻辑页能够映像到主存中任意页面位置称为全相联映像
9 c5 t' G' B' I! }B. 直接映像方式规定每个逻辑页只能映像到一个特定物理页面 y* V, R7 o) p- k6 q, _
C. 全相联映像可以导致存储页面的抖动
/ A' H; Q9 k2 E1 t) kD. 组相联映像是全相联映像和直接相联映像方法的结合1 U. o8 x. }, d
满分:2 分* R5 D- `8 P3 E- Q
11. 一般微机中不使用的控制方式是( )。- H# V# g' R9 C/ g! N
A. 程序查询方式1 y0 _& w- V6 E2 I3 l
B. 中断方式" F l2 v4 `* T5 W
C. DMA方式
6 V" U) _ q* L5 N. U3 OD. 通道方式
$ z' L2 G( K" U2 ]* S( T 满分:2 分2 i; M ]- x9 B% \3 W E
12. 选择通道上可连接若干外围设备,其数据传送的单位是( )。: Z/ Q8 i% v! ?" j
A. 字节
& ~' a4 m& W4 c' IB. 字5 r! M; M I: t' D1 a; D
C. 位9 x4 ]* P; ?. |1 ?( S
D. 数据块
# u- q: c, l) o* e3 F 满分:2 分6 s q+ J" w* q/ ~2 [/ ^" ]
13. 某硬盘盘片由6片组成,则它的磁头数为( )。& s4 |0 m1 [2 N' j M/ F
A. 6个) A/ z. C* g, ?% a. k7 Y- H
B. 10个
; J5 |& i% i' j; BC. 12个
4 Y9 K% d* j5 f6 tD. 不少于10个0 k5 C2 V* W- {5 }+ Z% F) X1 s: |
满分:2 分
7 h5 D' u& [ q4 }14. 以下的( )不能支持数值处理。+ o& f- \' H; k6 e1 I M. L9 Z
A. 算术运算类指令
' V# ~3 [5 i6 m# ?% V- d* K K, ^B. 移位操作类指令+ j$ a5 B2 X6 p' V& N! `3 _: h
C. 字符串处理类指令
- v. O9 F# X' i0 O p4 ZD. 输入输出类指令第二部分非选择题
, T5 x: N/ n! l/ A4 T6 [8 W5 B 满分:2 分& ^/ w, t8 h6 r7 F6 F6 @; S3 F- d' G
15. 在8421码表示的二进制数中,代码1001表示( )。
* w5 t. U9 ~% x, r0 t5 P9 u& zA. 3' G+ J( p+ Q6 Y ]- C0 g- M
B. 6
p; M- ^% S+ G7 R& K9 ~C. 9
( }/ @% E1 ]2 v5 a& dD. 1
3 k/ o" }' F& a7 L( k% Y$ T 满分:2 分 T: [. k- m. N) ? l
16. 在ROM存储器中必须有( )电路。
0 j2 V* x- i/ K( l- c! E- U2 G$ PA. 数据写入
8 K+ [! `/ g5 W5 Q0 }, G- q6 [7 O' t0 VB. 再生( _5 M/ o5 W& f
C. 地址译码
" \9 x) N" r% e! Z C# zD. 刷新
, c' ~5 v2 \4 Y! d. |( Q 满分:2 分
6 i: N4 R" T7 ^' `( B5 P/ w17. 在 CPU 的主要寄存器里,为了保证程序能够连续地执行下去的寄存器是( )。
) m' n5 Q; N5 ~, o0 D" ~* sA. PC7 p0 n2 M' H1 z/ h7 {
B. IR$ H6 o; {$ Y, M- a/ W
C. DR
( l. t; t7 H* ] d- L" lD. AC, `4 M- s3 w" s. A* R" k
满分:2 分& }* z! O# T( s/ ?) D' o9 D; y
18. 前在各类Pentium机上广泛使用的PCI总线,其最高速度可达到每秒( )。
- H( A5 Z: `" F" yA. 16MB1 A# ]& f% c' W# q: `: n2 ?( x
B. 32MB* ?( ~7 n* T* D5 _
C. 132/264MB
3 f1 g6 l* y" I# j: yD. 320MB: Z$ X4 N0 T& }$ ~ D2 Q$ N. F; W$ d
满分:2 分
& C% j# P7 B: k" c! X! \" C19. 下面关于Cache的叙述,错误的是( )。3 Q& o( Z4 T# [ G; M
A. 高速缓冲存储器简称Cache
9 k/ G9 ]. Y) F; A7 p, ZB. Cache处于主存与CPU之间
/ E v3 Q7 Q' rC. 程序访问的局部性为Cache的引入提供了理论依据7 T9 u) y. V9 y
D. Cache的速度远比CPU的速度慢
- a. D+ B0 j+ M 满分:2 分
8 [% h, F6 g$ a8 a+ e20. 在堆栈数据结构及堆栈存储结构的计算机中,所需的操作数默认在堆栈内,因此,入栈和出栈操作常用( )。
( Y) s x3 }0 E( L- sA. 零地址指令格式
% D0 O- I0 g8 XB. 一地址指令格式9 ?1 ]- \& ~/ R% M9 N( S6 D; H
C. 二地址指令格式
( g6 v- f4 K' B+ a- J. bD. 三地址指令格式0 R6 b/ V$ |' P e8 ]/ ?
满分:2 分 c% W% p( {) J
21. 一条指令从主存取出到执行完成所需的CPU周期至少( )。
2 V" D: ]% \$ p" T& KA. 一个
h9 ^# o# O0 U# B$ l: wB. 二个; U6 @9 O: u2 P8 J5 H
C. 三个 b) ^7 \# ~) {/ K
D. 四个" b6 `( R8 X# {9 P$ g
满分:2 分
! r. I* o7 e6 T' P4 i22. 对一个区域内的成批数据采用循环逐个进行处理时,常用的指令寻址方式是( )。# g% [4 J+ Q/ n% u( U& [
A. 变址寻址方式
. y" |7 v$ i$ l5 M2 M+ I7 q- a) aB. 相对寻址方式
" O4 f$ O7 t- _4 A- d# N( PC. 基址寻址方式
/ l2 B1 o* W: S$ sD. 间接寻址方式- i7 n7 V U) z+ b
满分:2 分
; V" v) i ~$ h% h5 r; G0 S& Q23. 某寄存器中的值有时是地址,只有计算机的( )才能识别。
6 q6 ^+ q8 G: \/ t; R5 y& EA. 译码器
$ P9 |+ ~2 a# m4 p* o3 `B. 指令
7 R5 b3 ?: O* `6 X$ VC. 子程序. r ]5 H/ t6 H
D. 时序信号
x( w, o G; L 满分:2 分
; d* p7 R7 o& D24. 计算机经历了从器件角度划分的四代发展历程,但从系统结构来看,至今为止绝大多数计算机仍是( )式计算机。
$ a4 a6 r8 u! tA. 实时处理
( I9 f- E, C |B. 智能化" @/ C: M) e* q
C. 并行) e1 M. _/ D7 O! W. B1 t% l& O& @' ~
D. 冯诺依曼, a& k* q9 K. `5 ~6 s8 |
满分:2 分# }! ]6 i' o9 F" ?. t R, t7 @1 p
25. 微程序控制器中,机器指令与微指令的关系是( )。 H' h: D& C# x
A. 每条机器指令由一段用微指令编成的微程序来解释执行4 d1 b5 g- v6 ]
B. 一条微指令由若干条机器指令组成
~) c+ X% Z' kC. 每条机器指令由一条微指令来执行2 x+ c; `9 Z7 F" |
D. 一段机器指令组成的程序可由一条微指令来执行
* ^ W% D8 ]& Z3 `; p0 | 满分:2 分0 M4 `1 F( L" \1 B7 T
26. 下列逻辑部件中,( )不包括在运算器内。8 t0 D9 ~. C! O. m6 p
A. 累加器
5 `& ] N! m0 _3 b, aB. 状态条件寄存器5 N6 R+ B p' A. e5 ?
C. 指令寄存器& `/ h) u$ J' U/ V! q# U
D. ALU4 k' j4 ?2 e, H- _% \8 a; J* c% S
满分:2 分% C# L$ [6 H+ G
27. 一家三口,每人一把钥匙,任何一个都可以把门打开。设三人为A、B、C,则门可开启F(=1)的逻辑表达式为( )。
( A& T( q a, \3 O* C& yA. F=ABC
; e; l6 t: i5 k$ ?5 mB. F=A+B+C7 |: g9 Z9 G& e# p# c
C. F=ABC补
9 M* N' y: m/ a7 {D. F=(A+B+C)补
5 q: g7 I% B) [% e6 Q/ u W 满分:2 分
% f% q/ h, P# c h28. 逻辑式A+AB的最简式为( )。$ ?, E8 U- n4 A( G7 q
A. A1 R+ H# L+ x# S2 r
B. AB
v, B$ r+ ~+ N+ s9 J$ d. O1 vC. A+B4 [9 d1 K7 o( y; v6 r/ ]
D. 以上都不对' J1 R8 S; Q& F i* Q* y4 {! l# I
满分:2 分9 ?7 `) G {+ P2 A
29. 在I/O系统中,不设置输入输出指令就可实现对外围设备的数据传送操作,是因为其采用了( )。* ?" [+ Z* U9 x. s) ?2 W2 Y
A. 隐式编址方式; o J6 T8 x# @7 i9 ]$ u# e
B. 单独编址方式
) h- F2 Y& M8 d' n/ S XC. 与内存统一编址方式
$ _' ?/ r$ G; _) H5 G3 e$ V1 G1 V% iD. 与通用寄存器一起编址方式# ~" M; { d& V) _ K; ]6 C
满分:2 分) ^3 @; T- T7 j7 g. S6 v
30. 在关中断状态,不可响应的中断是( )。
% @3 _6 M- h7 e" DA. 硬件中断
, {8 I* L" w' W0 r2 rB. 软件中断+ d9 I# k& ~. J& V
C. 可屏蔽中断
% E7 k& n+ g8 `0 R6 ~D. 不可屏蔽中断" U; q# x8 }" V. @7 ]' }8 l4 L
满分:2 分
P# ^0 y1 s3 G6 l2 M) Q二、多选题(共 10 道试题,共 20 分。)V 1. 在DMA方式中,CPU和 DMA控制器通常采用三种方法来分时使用主存,它们是( ) 。. s q- K) P0 d" d7 g6 f
A. 停止 CPU访问主存- [7 m0 \! r" I v
B. 周期挪用3 d2 `+ W" V0 W6 ~4 [, O6 x' C
C. DMA和CPU交替访问主存
- m3 V4 P/ i' d8 ?D. 中断
: y( ~2 r1 @" ~- y) S 满分:2 分0 o" f( z, n( J; T0 A
2. 若采用硬件向量法形成中断服务程序的入口地址,则CPU在中断周期需完成( )。
3 g" `0 H+ k4 H9 A3 YA. 保护程序断点& T/ P- k1 O0 T0 p* E, I+ ]4 a J% j: ?
B. 硬件关中断 D/ s+ M& }* D( ?
C. 向量地址送至 PC
; _( o1 f: a0 v' GD. PC+1: g! O6 t. u' z
满分:2 分# f; _" h6 T$ v5 h
3. 下列叙述中( )是正确的。
5 y9 T8 u* I d" E. k2 GA. 采用微程序控制器的处理器称为微处理器;
) F& u( f W6 H$ ^ C6 }$ IB. 在微指令编码中,编码效率最低的是直接编码方式;
* a! J) W6 G" {) G7 PC. 在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短;% `% V& [6 V( X' x Q
D. 以上都是错的。& ? g* Q- v9 T# b7 A
满分:2 分
5 F, C3 t' |6 A0 _4. 常用的虚拟存储系统由( )两级存储器组成,其中辅存是大容量的磁表面存储器。5 i( z0 R+ g C& {
A. 主存
' `* ?7 o( A }$ OB. 辅存
4 S4 D. Y1 [0 PC. cache0 H9 F3 B4 H1 ^: Q
D. 通用寄存器
( z8 |7 Z1 e A# ^- g& f6 I) Y/ G 满分:2 分5 j S9 C! \' l
5. I/O与主机交换信息的方式中,中断方式的特点是( )。. ?* x" e' ~# P3 ?: w3 G
A. CPU与设备串行工作;6 _, {6 M8 [" D- _, R1 M
B. CPU与设备并行工作;2 X2 w0 K W; z7 p
C. 传送与主程序串行工作;+ w" D# X* r0 s5 N" X0 h
D. 传送与主程序并行工作。4 z( w* L0 x/ g" n
满分:2 分3 j" b3 u9 q1 R/ ~5 t) `
6. 在组合逻辑控制器中,微操作控制信号由( )决定' ]: S4 e( K) H5 x6 F& \* p. O
A. 指令操作码( {/ {; q( O3 G) M5 ]
B. 时序. m5 v5 t% |! d6 r. G
C. 状态条件
2 l3 Z) }. \# R1 UD. 地址
+ y1 w* ^( g, a7 x1 r% x 满分:2 分9 j0 ?$ F# _4 V# T
7. 当前的CPU由( )组成。
9 A! M" m7 l" c/ A% m% u7 }A. 控制器
) [5 P# }* A; r$ ZB. cache' Y$ d, o8 {) g& ^% H) c
C. 运算器8 J9 S% k' K3 Y, U
D. 主存
# _; {7 _1 @0 X* P) R 满分:2 分
6 Q# G) Z% h* O* D, d8. 以下有关运算器的描述,( )是不正确的。
6 G! K( p0 X+ a9 u! e: lA. 只做加法运算
* v7 _2 S: z' \B. 只做算术运算2 s4 _, U3 \% ^" w4 b3 E
C. 算术运算与逻辑运算! t& t& U ^# h, @, Z" F
D. 只做逻辑运算! B7 q% d* I: n, r5 S: `7 ^: M
满分:2 分
2 P$ ]# U! @5 r/ c/ n9 _# ?$ T0 j( T9. 一个总线传输周期包括( )。( H3 }: k% ]$ [2 d$ u* ]3 b
A. 申请分配阶段
: v0 n7 f4 Q1 E0 S& HB. 寻址阶段
, v, @0 Q4 R4 d# j Z" DC. 传输阶段
9 Y4 n0 W8 D/ Z* |2 m7 a+ {D. 结束阶段* M. }9 v/ T2 w2 f* d5 e3 j
满分:2 分) b' v9 g, f8 k" f; B8 u
10. 下列叙述中( )是不正确的。- t1 Y& `. ^/ q+ h, n' _
A. 主存可由RAM和ROM组成;7 x u' R' z' ?0 @
B. 主存只能由ROM组成;
+ L5 ]8 Y4 Q) p8 N- V0 m/ _7 NC. 主存只能由RAM组成;
* i& x& T. ?# u9 KD. 主存只能由SRAM组成。
# ?: |: q$ [. _( } 满分:2 分
- A. H( k0 A( n# V' ^: e; C7 j三、判断题(共 10 道试题,共 20 分。)V 1. Cache的命中率是指命中Cache的次数与访问Cache的次数之比。
- y: d2 v3 c" p, ]* L: x9 qA. 错误
6 H7 K' F+ \8 a Q1 L7 aB. 正确- m$ h1 b( [( N5 x
满分:2 分8 D3 `! d" m j5 R
2. Pentium微处理机配备有5个32位的控制寄存器:CR0、CR1、CR2、CR3、CR4。保存着跟任务有关的适合于所有任务的机器状态。7 J( l* p: J, ~: P
A. 错误" r' g/ [" j: J" E
B. 正确
* U; j3 D( s5 x5 P8 b9 U" j 满分:2 分/ h! E( M# m& e# o8 l3 i
3. Pentium系统的段寄存器为32位寄存器。# X* q+ ^6 r3 f6 E
A. 错误
7 j% y- w1 @1 n2 j+ r- p1 BB. 正确
2 L3 b+ S3 o2 f8 p1 Y; O 满分:2 分
* D0 K" A7 L; O) o4. 对一个段进行访问,必须将这个段的描述符装入到段寄存器中。
# h0 R5 |3 i" o3 `A. 错误
~& ~( @' ?# w/ H8 z. Q- n( UB. 正确6 W! q7 l3 \1 O$ X5 l
满分:2 分5 O# b. J# \8 v* ?9 Q
5. 利用索引字段可以从拥有210个段描述符的段描述符表中选出任何一个段描述符。
3 N, K# T* _/ C* w0 S: {A. 错误1 T+ R( w/ ? v r# x
B. 正确
$ d0 A0 _1 p. ~# q8 ^ 满分:2 分: K: ~! h d) l! p. h
6. 在全局描述符表 GDT(Global Descriptor Table)中存放供所有程序共用的段描述符。
2 p. Q8 r1 ] W; FA. 错误
& b7 @* g* Y7 N, R& a3 SB. 正确
/ A' r% V4 [6 b7 p# S 满分:2 分
$ o8 q2 \" J* R! X# S/ Y- b0 H8 A, G% N7. 异常是指微处理机检测到的异常情况,异常又进一步地划分为故障,自陷和异常终止三种。
9 R" f# \! a3 A0 KA. 错误
( r" H: }+ N3 ^, Z* ?B. 正确
+ M- q5 O& ?4 z! A% V9 } v- ^ 满分:2 分. [2 ^# \: E/ X F5 p2 S+ T" C
8. 在Pentium微处理机的指令指针寄存器EIP内存放着下一条要执行的指令。
- U5 b- U4 Q {( E- ]& x& v: p+ BA. 错误0 e) \, E! m* E% z: X
B. 正确
- q* t0 @; w7 F$ ] 满分:2 分( l7 l) Y _1 b3 R" S g4 E @; s
9. 系统地址寄存器只能在保护方式下使用,所以又称其为保护方式寄存器。
8 V5 P/ J4 A+ V. e+ @; n3 f; X ZA. 错误' c0 W9 v( o b Z% E- q& q
B. 正确
) v, O* i6 ~; l7 @ T( k6 ^9 ]1 |# h+ T 满分:2 分& x: d0 t% p5 j; D7 c+ ]4 c
10. RISC类微处理机采用大量通用寄存器,从根本上提高了CPU的运算速度,尤其适于在多任务处理的环境。& m1 @9 [) }% y& f9 |' ]# ^" G0 D
A. 错误6 {# c8 e# ~1 E- \" u# I% b1 c
B. 正确3 U- B3 r" @+ c) X
满分:2 分 |
|