一、单选题(共 11 道试题,共 55 分。)V 1. 某一SRAM芯片,其容量为1024×8位,除电源端和接地端外,该芯片引出线的最小数目应为
A. 13
B. 15
C. 18
D. 20
满分:5 分
2. 算术右移指令执行的操作是
A. 符号位填0,并顺次右移1位,最低位移至进位标志位
B. 符号位不变,并顺次右移1位,最低位移至进位标志位
C. 进位标志位移至符号位,顺次右移1位,最低位移至进位标志位
D. 符号位填1,并顺次右移1位,最低位移至进位标志位
E.
满分:5 分
3. 由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期 通常用______来规定。
A. 主存中读取一个指令字的最短时间
B. 主存中读取一个数据字的最长时间
C. 主存中写入一个数据字的平均时间
D. 主存中读取一个数据字的平均时间
满分:5 分
4. 一个具有20位地址和32位长字长的存储器能存储——个字节的信息。
A. 2M
B. 4M
C. 8M
D. 4K
满分:5 分
5. 算术右移指令执行的操作是
A. 符号位填0,并顺次右移1位,最低位移至进位标志位
B. 符号位不变,并顺次右移1位,最低位移至进位标志位
C. 进位标志位移至符号位,顺次右移1位,最低位移至进位标志位
D. 符号位填1,并顺次右移1位,最低位移至进位标志位
E.
满分:5 分
6. 程序计数器PC是用来
A. 计算程序运行的数目
B. 表示程序运行在内存中的位置
C. 表示程序的大小
D. 表示程序的标号
满分:5 分
7. 双端口存储器在______情况下会发生读 / 写冲突。
A. 左端口与右端口的地址码不同
B. 左端口与右端口的地址码相同
C. 左端口与右端口的数据码相同
D. 左端口与右端口的数据码不同
满分:5 分
8. 指令周期指
A. CPU从主存取出一条指令的时间
B. CPU执行一条指令的时间
C. CPU从主存取出一条指令加上CPU执行这条指令的时间
D. 时钟周期时间
满分:5 分
9. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用
A. 堆栈寻址方式
B. 立即寻址方式
C. 隐含寻址方式
D. 间接寻址方式
满分:5 分
10. 变址寻址方式中,操作数的有效地址等于
A. 基值寄存器内容加上形式地址(位移量)
B. 堆栈指示器内容加上形式地址(位移量)
C. 变址寄存器内容加上形式地址(位移量)
D. 程序记数器内容加上形式地址(位移量)
满分:5 分
11. 在隐含寻址方式中,第二操作数位于
A. AC
B. BC
C. PC
D. DC
满分:5 分
二、多选题(共 5 道试题,共 30 分。)V 1. CPU能够直接访问
A. cache
B. 外存
C. 内存
D. 硬盘
满分:6 分
2. 寻址方式指
A. 从形式地址生成有效地址的方式
B. 寻找物理地址的方式
C. 从指令中生成有效地址的方式
D. 寻找数据和指令存放的物理地址的方式
满分:6 分
3. 以下叙述中正确描述的句子是
A. 同一个CPU周期中,可以并行执行的微操作叫相容性微操作
B. 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作
C. 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作
D. 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作
满分:6 分
4. 对存储器扩展时常采用的方法
A. 位扩展
B. 字扩展
C. 字节扩展
D. 字位同时扩展
满分:6 分
5. 下列关于cache存储器叙述正确的是()
A. cache是一种高速缓冲存储器
B. 是为了解决CPU和主存之间速度不匹配而采用的技术
C. 容量的典型者是几百KB
D. 包括管理在内的全部功能由硬件实现
满分:6 分
三、判断题(共 5 道试题,共 15 分。)V 1. 如果设计存储单元字长为 32位,指令字长为12位。
A. 错误
B. 正确
满分:3 分
2. 一条指令的结构的必要组成部分是操作码字段和地址码字段。
A. 错误
B. 正确
满分:3 分
3. 指令系统中的兼容性是指所有的软件都完全兼容且“向上兼容”与“向下兼容”都具备。
A. 错误
B. 正确
满分:3 分
4. 堆栈是一种先入先出的数据格式
A. 错误
B. 正确
满分:3 分
5. 指令有两个字段组成
A. 错误
B. 正确
满分:3 分