|
一、单选题(共 20 道试题,共 100 分。)V 1. 如果有多个中断请求同时发生,系统将根据它们的优先级高低,响应优先级最高的中断请求,若要调整响应顺序,则应使用()。
A. 中断嵌套
B. 中断响应
C. 中断屏蔽
D. 中断向量
满分:5 分
2. 微机中控制总线提供()。
A. 来自I/O设备和存储器的响应信号
B. 所有存储器和I/O设备的时序信号和控制信号
C. 存储器和I/O设备的地址码
D. 第一个选项和第二个选项
满分:5 分
3. 在DMA方式下,CPU与总线的关系是()。
A. 只能控制数据总线
B. 只能控制地址总线
C. 成隔离状态
D. 成短接状态
满分:5 分
4. 欲读取8259A的IMR内容,可()。
A. 先向8259A写入OCW3。然后读8259A的奇地址
B. 直接读8259A的偶地址
C. 先向8259A写入OCW3。然后读8259A的偶地址
D. 直接读8259A的奇地址
满分:5 分
5. 以80486CPU构成的PC机,其系统总线至少应采用()。
A. EISA总线
B. S-100总线
C. ISA总线
D. PC/XT总线
满分:5 分
6. 要使8254通道2工作于方式3输出非对称的周期性方波,必须有()。
A. GATE为高电平,计数初值为奇数
B. 计数初值为偶数,GATE为高电平
C. GATE为低电平,计数初值为奇数
D. 计数初值为偶数,GATE为低电平
满分:5 分
7. 实模式下,对于80486微机系统,其中断类型码为18H的中断向量从内存中物理地址为()开始存放,共占()个字节。
A. 00072H,4
B. 00048H,2
C. 00030H,2
D. 00060H,4
满分:5 分
8. 要求从8253A定时器0的输出端OUT0得到200MHz的方波信号,应将8253A的通道0的工作方式设置为()。
A. 方式0
B. 方式1
C. 方式2
D. 方式3
满分:5 分
9. 设8259A当前最高优先级为IR5,如果要使该中断在下一循环中变为最低优先级,则OCW2应设为()。
A. 11100000
B. 10100101
C. 10100000
D. 01100101
满分:5 分
10. 下列引起CPU程序中断的四种情况中,()需要由硬件提供中断类型码。
A. INTO
B. NMI
C. INTR
D. INTn
满分:5 分
11. 占用CPU时间最少的传送方式是()。
A. DMA
B. 中断
C. 查询
D. 无条件
满分:5 分
12. 通常,中断服务程序中的一条STI指令目的是()。
A. 允许低一级中断产生
B. 开放所有可屏蔽中断
C. 允许同级中断产生
D. 允许高一级中断产生
满分:5 分
13. 特殊屏蔽方式要解决的主要问题是()。
A. 屏蔽所有中断
B. 设置最低优先级
C. 开放低级中断
D. 响应同级中断
满分:5 分
14. 下列几种芯片中能完成定时/计数任务的是()。
A. 8255A
B. 8237
C. 8251
D. 8254
满分:5 分
15. DMA方式中,周期“窃取”是窃取一个()。
A. 存储周期
B. 指令周期
C. CPU周期
D. 总线周期
满分:5 分
16. 在DMA方式下,能对总线进行控制的部件是()。
A. CPU
B. DMAC
C. 外部设备
D. 存储器
满分:5 分
17. 对可编程接口芯片进行读/写操作的必要条件是()。
A. RD=0
B. WR=0
C. RD=0或WR=0
D. CS=0
满分:5 分
18. 计算机使用总线结构便于增减外设,同时()。
A. 减少了信息的传输量
B. 提高了信息的传输量
C. 减少了信息传输线的条数
D. 增加了信息传输线的条数
满分:5 分
19. 在DMA传送方式下,外部设备与存储器之间的数据传送通路是()。
A. 数据总线DB
B. 专用数据通路
C. 地址总线
D. 控制总线CB
满分:5 分
20. 占用CPU时间最长的数据传送方式是()。
A. DMA
B. 中断
C. 查询
D. 无条件
满分:5 分
|
|