|
一、资料来源(谋学网www.mouxue.com)(共 15 道试题,共 60 分。)V 1. 在系统结构设计中,提高软件功能实现的比例会( )。
( }9 }5 G! J; f# IA. 提高解题速度
; a5 d' \5 I: M$ N. X, C9 K" eB. 减少需要的存贮容量- L5 A* R) u# [5 X% G. O" m
C. 提高系统的灵活性4 |( ]7 ^; V2 g7 C: }; G
D. 提高系统的性能价格比
; B& z* o% D0 w$ Y' M e+ d 满分:4 分, l: c( j# T- z5 h3 B2 x
2. 若输入流水线的指令既无局部性相关,也不存在全局性相关,则( )。2 u- w, C' V4 r, i. z
A. 可获得高的吞吐率和效率
! y+ @+ N% _% {1 G8 K+ l1 X3 WB. 流水线的效率和吞吐率恶化, r$ F. {% s0 W3 x# B: ~" p( l/ [/ {
C. 出现瓶颈
3 L1 l: G* p% D! u- k# {; ?D. 可靠性提高
- H3 @% t* F* c 满分:4 分
: Q+ r' \) d' S# A$ {1 p C( y3. 属计算机系统结构考虑的应是( )。0 V1 H/ e( u2 {* h
A. 主存采用MOS还是TTL8 a" _4 b8 W0 ~5 Z
B. 主存采用多体交叉还是单体+ J* n$ [" D! e. W! v* G" o! L
C. 主存容量和编址方式' v# A: c& B* m0 J& F& H
D. 主存频宽的确定* e' g6 v7 K+ S4 S0 u7 N ]) p; @1 i
满分:4 分
: z8 x6 n. t2 J% I! O+ s6 j' P, i4. 关于非专用总线三种控制方式中,下列叙述错误的是( )。
$ T6 H6 w ]1 v$ Z; \4 f6 E0 [, pA. 集中式定时查询,所有部件共用同一条“总线忙”线6 ] p! R A# ?/ M
B. 集中式定时查询,所有部件都用同一条“总线请求”线
3 k! ^ h" i1 SC. 集中式独立请求,所有部件都用同一条“总线请求”线
% R: X l7 W1 ~0 a2 s$ O* ED. 集中式串行链接,所有部件都用同一条“总线请求”线2 g# f' \! u$ T0 ~
满分:4 分
: D$ a) K8 L3 {6 L" n5. 对计算机系统结构透明的是( )。1 O! v( e$ N) M8 G# h9 j
A. 字符行运算指令
, Y. |( x9 M& s+ vB. 是否使用通道型I/O处理机6 c$ J* \) Z! |- i
C. 虚拟存贮器( R9 J4 Y/ U. O# b
D. VLSI技术
$ U- e8 U! o( A0 Z& X- d" z( O 满分:4 分
. D L4 K2 a1 }0 f0 b6. ( )不属于计算机模拟的特点。+ f: D' B3 q) v7 T! Z) w
A. 用机器语言解释实现程序移植
/ t _0 c# m( k, TB. 灵活性大. P0 ~ x1 j% \* ?! Q
C. 提高速度" @/ x8 d8 D/ r/ |% M# t) }- E! y& w `
D. 效率低
5 x- q4 G; @) i) H 满分:4 分
8 ^; P0 R+ }6 D- L2 \# l8 Z- U" E7. 用户高级语言源程序中出现的读写 (I/O) 语句,到读写操作全部完成,需要通过 ( )共同完成。: s k( g: Y4 @ \! D8 G. j
A. 编译系统和操作系统- z$ Q. x( i$ ~9 _1 h7 U; B
B. I/O 总线、设备控制器和设备
. v( q6 }* v5 R8 MC. 操作系统和 I/O 设备硬件0 M% W5 h6 g" Y: ]# b: y
D. 编译系统、操作系统软件和 I/O 总线,设备控制器、设备硬件等: S2 i1 i% W% U8 Z$ Q: W# q
满分:4 分
& M, B/ N7 y: ]) p% R8. 系列机软件应做到( )。
, @$ b0 ?% k7 A! X. r* @A. 向前兼容,并向上兼容
. v& E/ z/ N* q! L! M0 l/ n9 [B. 向后兼容,力争向上兼容
1 P/ q; e+ `( A( V7 vC. 向前兼容,并向下兼容
f( z- G7 A( U# j7 d9 E1 GD. 向后兼容,力争向下兼容
& H9 g2 z7 @' g- Y3 o' D& a1 F 满分:4 分
$ W# X: ?3 f* [2 i# t( D9. 关于软硬件功能是等效的,提高硬件功能的比例以下说法中,不正确的是( )。
: n: D9 ]0 I+ I. SA. 提高解题速度
7 F$ `1 n2 z4 j) hB. 提高硬件利用率; t+ F9 r9 G; N* x: W v+ K# k
C. 提高硬件成本
I: |& {( n5 L: C$ F" GD. 减少所需要的存贮器用量
, Z3 h3 M: B8 T- P; x6 s 满分:4 分4 l4 ?, n6 p! u) d# q
10. 全相联地址映象是指( )。
! K8 I$ i( `5 D* B+ G, t8 s8 hA. 任何虚页都可装入主存中任何实页的位置; B& M! ` a8 n( j
B. 一个虚页只装进固定的主存实页位置
! @8 ?* A3 R3 `) E8 PC. 组之间是固定的,而组内任何虚页可以装入任何实页位置
+ o/ n. a& U: f/ w \* I, AD. 组间可任意装入,组内是固定装入/ D, z, ^5 l4 v. P
满分:4 分
8 z' u4 ^" `1 Q" Y, _ H11. ( )属于MIMD系统结构。
+ b: E4 L* {* P( T( N, ZA. 各处理单元同时受同一个控制单元的管理* G. S! v9 r4 Y( C
B. 各处理单元同时接受同一个控制单元送来的指令7 X, q' Q9 u, c
C. 松耦合多处理机和多计算机
: a" U, O1 U! E3 |D. 阵列处理机
/ i: p3 B4 R! m/ g2 X! z; Q 满分:4 分
+ b# Y+ H9 @$ t12. 多端口存储器适合于连接( ) 。
1 ^/ X' O, F7 N3 \A. 紧耦合多处理机
/ ?# L! V7 v, M1 L1 ^: BB. 松耦合多处理机
8 t3 ~. |; @) |# U9 [5 wC. 机数很多的处理机
/ Y! F' k" c, [/ O+ r) T, `1 DD. 机数可变的多处理机
+ z6 A9 ^- u: O( I3 g; a8 f 满分:4 分
4 |4 k$ }' b0 s0 W) ~13. 计算机组成设计不考虑( )。; q: a& u7 J" F Y! ?% i
A. 专用部件设置
- N; T. ~ _6 ]% }/ O6 {B. 功能部件的集成度
' N, {9 _1 E; U, W) sC. 控制机构的组成* M! G9 D% z+ o
D. 缓冲技术3 [& [) V* i* C+ T6 D7 b
满分:4 分5 O* A$ U6 W Q7 d
14. 多处理机主要实现的是( )。: A2 k, m: c, m# G8 N2 S
A. 指令级并行# P* p5 p0 ]9 x! \; \& _& U
B. 任务级并行8 L' @6 `6 z" G' }' @
C. 操作级并行; J L! {, L4 i& [; A
D. 操作步骤的并行
- h$ E% v$ |; y& e" i! n" Q1 ]' e 满分:4 分% _' ^ H) V5 a! q1 B$ n" c
15. 在Cache存储器中常用的地址映象方式是( )。; P# I5 S6 D, F- @ R7 d' @; J
A. 全相联映象5 x1 [) f& ?3 k( L* z
B. 页表法映象
7 v6 y ^: D) D2 V# [/ BC. 组相联映象
; f" B9 f& w* \: JD. 段页表映象( x, `7 ]/ v5 E$ t
满分:4 分
; U; y" P6 U! t# B" I二、资料来源(谋学网www.mouxue.com)(共 10 道试题,共 40 分。)V 1. 超长指令字(VLIW)结构是将水平型微码和超标量处理两者相结合。" [- W* \/ z) B, _; K4 A7 J6 t# w
A. 错误! A( S+ J: {* A0 W3 K' a& `
B. 正确
# x4 C% f. Z0 ?* \ 满分:4 分/ \& W' j. v8 X4 d6 }
2. 指令相关、访存操作数相关和通用寄存器组相关等局部相关都是由于机器要同时解释的多条指令之间出现了对同一主存单元或寄存器要求“先写后读”。+ p! b" C/ |4 C8 @& R: E
A. 错误
% z# t% [4 A6 ^; _+ dB. 正确$ X8 N/ m+ F7 A0 W5 E8 |2 @
满分:4 分6 l0 e8 F. `& w4 h9 @; M) [1 E( y
3. 归约机和数据流机一样,都是基于数据流 的计算机模型,它们所采用的驱动方式是一样。
2 X: V8 D+ R# Q4 y4 h2 dA. 错误
3 y, F, d$ p2 T8 q1 s7 P! UB. 正确& c3 G ?# ?9 C% o2 z
满分:4 分" e6 B9 H- j" I5 {/ x/ T
4. 信息在主存—辅存存储层次间的传送是由辅助软硬设备来实现;信息在 Cache —主存层次间的传送则由 辅助硬件来实现。8 \- @ a7 [" E9 ^# J" h# y
A. 错误
* O$ n0 @/ g& O" I' l2 Z8 x7 lB. 正确. v( Q4 S* K* }2 ^9 p( [# z7 c
满分:4 分0 D! `$ d% T7 u5 Q- r4 p, X
5. 按弗林(Michael J.Flynn)的观点,计算机系统可分为单指令流单数据流、单指令流多数据流、多指令流单数据流和多指令流多数据流四大类。
@3 ]* Q0 B8 t% j8 n4 K' AA. 错误
5 R5 u5 s* S" M5 n$ {' IB. 正确
( y4 Z7 }/ n. P9 u' e# } 满分:4 分
# |9 v( | Z3 n1 m5 V* L+ _6. 主存空间数相关是相间隔的两条指令之间出现对主存同一单元要求先写而后读的关联。0 D9 [- l3 I0 [6 U9 P
A. 错误
# a0 y1 v3 k1 PB. 正确# c- R9 w: d7 p1 t. _7 T
满分:4 分
. c8 Y1 E; ^+ f. u6 w9 ^% K7. 多处理机的互连通常采用的四种形式为:总线、环形互连、交叉开关 或多端口存储器 。' X9 Y/ J& D& l: q
A. 错误/ o4 K1 o% g, O" z$ l( {% f8 f
B. 正确- T, i% k0 v* g7 S& A
满分:4 分( _# T' J8 S- ]2 ~; z9 \' |
8. 标志符与每个数据相连,合存于同一存储单元,用于描述单个数据的类型特征。
# p; p% m7 g! O, g: H) F0 j- q# ZA. 错误
8 T; w+ f) s) H/ I. J* C1 Z! X, wB. 正确
: }( c/ f5 _# }# w; x 满分:4 分4 @9 w8 Z* \' K$ e8 {: l2 B6 i
9. 典型的互连网络是由许多开关单元和互连线路组成,互连通路的路径选择是通过置定开关单元的 工作状态 来控制,这种置定仅有分布一种控制策略。# p h4 u$ G8 [! T6 F6 ?0 x" D
A. 错误
; @) E1 ~$ W9 X9 k: Z9 zB. 正确* s7 J2 _+ p$ I1 @; C( @
满分:4 分
) z7 s! Z: {, X! c* u; x10. 多处理机中,两个程序段之间若有先写后读的数据相关,则不能并行,但任何情况下都可以交换串行 。! f6 v$ M- F3 \
A. 错误
9 z, {' r2 h( d" v( L2 @B. 正确
4 n4 r' {9 b1 v8 S 满分:4 分
+ @0 o$ ]; u/ o: s- C& X8 x9 |7 i0 F4 Q8 p6 o
6 _& J7 i1 K: N) U7 s |
|