|
一、单选题(共 25 道试题,共 100 分。)
V 1. 异步通信传输信息时,其特点是()
. 通信双方不必同步
. 每个字符的发送是独立的
. 字符之间的传输时间长度应相同
. 字符发送速率由波特率确定
标准资料:
2. M传送结束由I/O接口向PU发出中断请求,其目的是()
. 让PU 收回总线控制权
. 让M 控制器释放总线控制
. 让PU 检查M 操作正确性
. 让M复位,准备下一次M 传输
标准资料:
3. 8255工作于基本输入/输出方式下,输入和输出数据()
. 输出数据锁存,输入数据不锁存
. 输出数据锁存,输入数据锁存
. 输出数据不锁存,输入数据锁存
. 输出数据不锁存,输入数据不锁存
标准资料:
4. 同步通信传输信息时,其特点是()
. 通信双方必须同步
. 每个字符的发送不是独立的
. 字符之间的传输时间长度可不同
. 字符发送速率由数据传达室输率确定
标准资料:
5. 8253/8254计数器工作期间,PU重新对定时器编程是()
. 任何情况下禁止的
. 任何情况下允许的,且影响当前计数
. 任何情况下允许的,且不影响当前计数
. 任何情况下允许的,且影响程序随方式而变
标准资料:
6. 可以用()信号作为地址锁存允许信号
. H
. L
. T/R
. N
标准资料:
7. 8255 、组工作于方式0,口输入、口输出设计工作方式选择控制字为()
. 10010000
. 00010000
. 10010010
. 00010010
标准资料:
8. 若用6264SRM芯片(8K×8位)组成128K的存储器系统,需要()片6264芯片。
. 16
. 24
. 32
. 64
标准资料:
9. 计算机系统中的存储器系统是指()
. RM
. ROM
. 主存储器
. 内存和外存
标准资料:
10. 完整的计算机系统应包括()
. 运算器、控制器、寄存器组、总线接口
. 外设和主机
. 主机和应用程序
. 配套的硬件设备和软件系统
标准资料:
11. 8255 组工作于方式1,组工作于方式1,口输入,口输入,P7、P6输出,设计工作方式选择控制字为()
. 00111110
. 10111110
. 00110110
. 10110110
标准资料:
12. Intl 8253/8254 有()个16位计数器通道。
. 1
. 2
. 3
. 4
标准资料:
13. 微处理器读/写控制信号的作用是()
. 决定数据总线上的数据流方向
. 控制操作(R/W)的类型
. 控制流入、流出存储器或I/O接口信息的方向
. 以上的任一作用
标准资料:
14. 欲使8086PU工作在最大方式,其引脚MN//MX(MN/MX非)应接() 电平
. TTL
. MOS
. 逻辑低
. 逻辑高
标准资料:
15. 采用M方式传送数据时,每传送一个数据就要占用()的时间。
. 一个指令周期
. 一个机器周期
. 一个存储周期
. 一个总线时钟周期
标准资料:
16. 某微机有16M内存空间,其PU的地址总线应有()条。
. 16
. 28
. 20
. 24
标准资料:
17. 8255工作方式1输入时,IF信号是由微处理器所提供的。()有效,用以通知外设输入数据以满。
. 上升沿
. 下降沿
. 高电平
. 低电平
标准资料:
18. 在进入M工作方式之前,M控制器当作PU总线上的一个()
. I/O设备
. I/O接口
. 主处理器
. 逻辑高
标准资料:
19. 8255 口有一个()
. 8位数据输入缓冲器和8位数据输出缓冲器
. 8位数据输入缓冲器和8位数据输出锁存器
. 8位数据输入缓冲器和8位数据输出锁存/缓冲器
. 8位数据输入锁存/缓冲器和8位数据输出锁存/缓冲器
标准资料:
20. 在两片8259级联的中断系统中,从片的INT端接到主片的IR5端,则初始化主、从片IW3的数据格式分别是()
. 05H和20H
. 50H和02H
. 02H和50H
. 20H和05H
标准资料:
21. 8253是一种()计数器。
. 减1
. 加1
. 减2
. 加2
标准资料:
22. 基本的总线读周期需要()个T状态.
. 1个
. 4个
. 5个
. 不确定
标准资料:
23. 8255工作于方式1输出时,口(口)INT中断允许信号是由(),口置位/复位控制字设置的。
. P5(P2)
. P6(P2)
. P5(P3)
. P6(P3)
标准资料:
24. 当8255的端口、端口均工作在方式0的输入方式时,端口可以作为()用。
. 两个4位I/O端口或1个8位I/O端口
. 状态端口
. 部分引脚作端口、端口的联络信号
. 全部作联络信号
标准资料:
25. IM-P及其兼容机具有()I/O空间
. 统一编址的1M
. 统一编址的1K
. 独立编址的1K
. 独立编址的1M
标准资料:
|
|